• Refine Query
  • Source
  • Publication year
  • to
  • Language
  • 167
  • 7
  • 7
  • 6
  • 6
  • 5
  • 5
  • 5
  • 5
  • 5
  • 1
  • Tagged with
  • 177
  • 177
  • 177
  • 61
  • 58
  • 42
  • 38
  • 33
  • 26
  • 26
  • 24
  • 24
  • 23
  • 21
  • 19
  • About
  • The Global ETD Search service is a free service for researchers to find electronic theses and dissertations. This service is provided by the Networked Digital Library of Theses and Dissertations.
    Our metadata is collected from universities around the world. If you manage a university/consortium/country archive and want to be added, details can be found on the NDLTD website.
1

Correlação espaço-temporal multivariada na melhoria da precisão de predição para redução de dados em redes de sensores sem fio / Spatio-temporal correlations in multivariate improved prediction accuracy for data reduction in wireless sensor networks

Carvalho, Carlos Giovanni Nunes de 03 1900 (has links)
CARVALHO, C. G. N. de. Correlação espaço-temporal multivariada na melhoria da precisão de predição para redução de dados em redes de sensores sem fio. 2012. 76 f. Tese (Doutorado em Engenharia de Teleinformática) - Centro de Tecnologia, Universidade Federal do Ceará, Fortaleza, 2012. / Submitted by Marlene Sousa (mmarlene@ufc.br) on 2012-09-17T17:32:45Z No. of bitstreams: 1 2012_tese_cgncarvalhol.pdf: 1210887 bytes, checksum: fdacec2927ed72d889ea69806ddf13d2 (MD5) / Approved for entry into archive by Marlene Sousa(mmarlene@ufc.br) on 2012-09-25T19:13:01Z (GMT) No. of bitstreams: 1 2012_tese_cgncarvalhol.pdf: 1210887 bytes, checksum: fdacec2927ed72d889ea69806ddf13d2 (MD5) / Made available in DSpace on 2012-09-25T19:13:01Z (GMT). No. of bitstreams: 1 2012_tese_cgncarvalhol.pdf: 1210887 bytes, checksum: fdacec2927ed72d889ea69806ddf13d2 (MD5) Previous issue date: 2012-03 / Prediction of data not sent to the sink node is a technique used to save energy in WSNs by reducing the amount of data traffic. However, sensor devices must run simple mechanisms due to its constrained resources, which may cause unwanted errors and this may not be very accurate. This work proposes a method based on multivariate spatial and temporal correlation to improve prediction accuracy in data reduction for Wireless Sensor Networks (WSN). Simulations were made involving simple linear regression and multiple linear regression functions to assess the performance of the proposed method. The results show a higher correlation between gathered inputs when compared to variable time, which is an independent variable widely used for prediction and forecasting. Prediction accuracy is lower when simple linear regression is used, whereas multiple linear regression is the most accurate one. In addition to that, the proposed solution outperforms some current solutions by about 50% in humidity prediction and 21% in light prediction. / A predição de dados não enviados ao sorvedouro é uma técnica usada para economizar energia em RSSF através da redução da quantidade de dados trafegados. Porém, os dispositivos devem rodar mecanismos simples devido as suas limitações de recursos, os quais podem gerar erros indesejáveis e isto pode não ser muito preciso. Este trabalho propõe um método baseado na correlação espacial e temporal multivariada para melhorar a precisão da predição na redução de dados de Redes de Sensores Sem Fio (RSSF). Simulações foram feitas envolvendo funções de regressão linear simples e regressão linear múltipla para verificar o desempenho do método proposto. Os resultados mostram um maior grau de correlação entre as variáveis coletadas em campo, quando comparadas com a variável tempo, a qual é uma variável independente usada para predição. A precisão da predição é menor quando a regressão linear simples é usada, enquanto a regressão linear múltipla é mais precisa. Além disto, a solução proposta supera algumas soluções atuais em cerca de 50% na predição da variável umidade e em cerca de 21% na predição da variável luminosidade.
2

Algoritmos de alocação de canais para sistemas de comunicação sem fio

Shinoda, Ailton Akira 21 July 2018 (has links)
Orientador: Michel Daoud Yacoub / Tese (doutorado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica / Made available in DSpace on 2018-07-21T07:51:38Z (GMT). No. of bitstreams: 1 Shinoda_AiltonAkira_D.pdf: 6768804 bytes, checksum: 470e8e2c0cc2ef38398eda074f2083f2 (MD5) Previous issue date: 1996 / Resumo: Técnicas Locais de Alocação - TLA -, caracterizadas por algoritmos que manipulam o tráfego com acesso a mais de uma estação rádio base -, e Técnicas Globais de Alocação - TGA -, compreendendo as várias formas de alocação dinâmica de canais, são investigadas em sistemas de comunicação sem fio. Propõem-se um procedimento de rearranjo de canais aplicado às TLA e um outro às TGA. Propõe-se, também, a combinação das TLA e TGA em uma técnica comum. Propõem-se, ainda, cinco algoritmos de alocação pertencendo' ao grupo TGA. Os sistemas celulares sob investigação incluem: 1) Sistema Infinito Balanceado; 2) Sistema Infinito Desbalanceado; e 3) Sistema Real. Dada a intratabilidade analítica do problema, a análise de desempenho destas propostas é feita através de simulação de Monte Carlo. O procedimento de rearranjo aplicado às TLA usa as mesmas regras de decisão da própria técnica e o aumento da performance devido ao rearranjo é substancial. As técnicas combinadas apresentam um desempenho notável, muito superior àquele obtido pelas técnicas individualmente. Ao contrário das TGA conhecidas, que, relativamente à Silocação fixa de canais, desempenham melhor para baixo tráfego e pior para alto tráfego, as técnicas globais de alocação propostas neste trabalho procuram otimizar a eficiência espectral obtendo-se, assim, um notável desempenho em qualquer situação. De fato, estas técnicas adotam procedimentos de auto-organização migrando convenientemente da alocação totalmente dinâmica para a completamente fixa e vice-versa de acordo com o perfil de tráfego. Os ganhos são obtidos às custas de outros fatores que incluem o aumento do nível de interferência, quando se usam as TLA, ou então da complexidade do algoritmo, quando se usam as TGA / Abstract: Not informed. / Doutorado / Doutor em Engenharia Elétrica
3

Equalização com decisão realimentada em comunicações moveis

Cardieri, Paulo, 1964- 08 July 1994 (has links)
Orientador: Amauri Lopes / DissertaçãO (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica / Made available in DSpace on 2018-07-19T13:51:06Z (GMT). No. of bitstreams: 1 Cardieri_Paulo_M.pdf: 8390093 bytes, checksum: 4ddd042a40594c6ad611be9b3290242f (MD5) Previous issue date: 1994 / Resumo: Este trabalho descreve o desenvolvimento de um programa de simulação da transmissão e recepção de sinais no sistema de telefonia móvel digital D-AMPS e o estudo detalhado, por meio de simulação, dos mecanismos de operação do equalizador adaptativo com decisão realimentada (DFE) em tal sistema, identificando os fatores determinantes de seu desempenho. Inicialmente é feita uma descrição teórica do DFE baseada no trabalho pioneiro de Austin, extendendo o resultado para o caso de sinais complexos. Posteriormente, a análise dos resultados de desempenho do DFE não-fracionário e fracionário, principalmente quanto à capacidade de acompanhamento do algoritmo adaptativo RLS (Recursive Least Square) e à influência dos erros de decisão na adaptação, motivou o estudo de métodos alternativos de equalização, conhecidos como equalização bidirecional. Em tais métodos, são feitas equalizações no sentido direto e reverso, resultando em um melhor desempenho, comparado com o da equalização convencional / Abstract: Not informed. / Mestrado / Mestre em Engenharia Elétrica
4

Design, optimization and integration of Doherty power amplifier for 3g/4g mobile communications / Projeto, otimização e integração de amplificadores de potência Doherty para comunicações 3g/4g / Conception, optimisation et intégration d’amplificateurs de puissasnce Doherty pour des comunications 3g/4g

Carneiro, Marcos Lajovic 16 December 2013 (has links)
Tese (doutorado)—Universidade de Brasília, Faculdade de Tecnologia, Departamento de Engenharia Elétrica, 2013. / Submitted by Alaíde Gonçalves dos Santos (alaide@unb.br) on 2014-01-30T12:15:27Z No. of bitstreams: 1 2013_MarcosLajovicCarneiro.pdf: 9569833 bytes, checksum: d5a887ec15c4c2ecec643bcbe8f39b27 (MD5) / Approved for entry into archive by Guimaraes Jacqueline(jacqueline.guimaraes@bce.unb.br) on 2014-02-25T14:06:29Z (GMT) No. of bitstreams: 1 2013_MarcosLajovicCarneiro.pdf: 9569833 bytes, checksum: d5a887ec15c4c2ecec643bcbe8f39b27 (MD5) / Made available in DSpace on 2014-02-25T14:06:29Z (GMT). No. of bitstreams: 1 2013_MarcosLajovicCarneiro.pdf: 9569833 bytes, checksum: d5a887ec15c4c2ecec643bcbe8f39b27 (MD5) / Os sinais dos novos padrões de comunicação (LTE/LTE-Advanced) apresentam uma elevada diferença entre o pico e a média de sua potência (PAPR), sendo inadequados para o uso com os amplificadores de potência convencionais por apresentarem eficiência máxima apenas quando trabalham com sua potência máxima. Os novos sinais, na maior parte do tempo, demandam médias e baixas potências, concentrando a operação dos amplificadores de potência em uma região de baixa eficiência, o que provoca excessiva dissipação de energia em forma de calor e redução do tempo da bateria. Os amplificadores de potência Doherty por apresentarem uma eficiência constante por uma larga faixa de potências representam uma solução favorável para o problema da PAPR. Devido à tendência atual de redução dos dispositivos e integração completa da cadeia de RF em um único chip, decidiu-se implementar esse amplificador de potência na tecnologia CMOS 65nm por ela já ser adequada à implementação de circuitos digitais, o que permite a integração de um sistema completo. Este trabalho apresenta a metodologia de projeto e medições de um amplificador de potência Doherty totalmente integrado em tecnologia CMOS 65nm com desempenho de eficiência de potência adicionada (PAE) constante ao longo de uma retração de potência de 7dB. Medidas feitas de 2.4GHz à 2.6GHz mostram o desempenho constante de PAE começando no nível de 20% até 24%, com uma potência máxima de 23,4dBm. O circuito é totalmente descrito com todos os valores de componentes e detalhes de leiaute para posterior reprodução. As curvas que mostram o efeito de modulação ativa de carga, as correntes dos sub-amplificadores e o comportamento constante de PAE demonstram a implementação de um autêntico amplificador de potência Doherty. O circuito foi projetado com atenção especial para o baixo custo, utiliza apenas componentes discretos, cada sub-amplificador possui topologia cascode de saída simples e suas redes de entrada/saída são otimizadas para economizar área de chip e produzir um desempenho constante de PAE. _______________________________________________________________________________________ ABSTRACT / The signals of the new communication standards (LTE / LTE-Advanced) show a great difference between the peak and its average power (PAPR) being unsuitable for use with conventional power amplifiers because they present maximum efficiency only when working with maximum power. These signals demands low and medium power for most part of the time, which concentrates the operation of power amplifiers in a region of low efficiency, resulting in excessive heat dissipation and reduction of battery time. Doherty power amplifiers for presenting a constant efficiency for a wide power range represent a favorable solution to this problem. Given the current trend of reducing devices and full integration of RF chain on a single chip, it was decided to implement this power amplifier in 65nm CMOS technology due to its performance for digital circuits, allowing the integration of a whole system. This work presents the design methodology and measurements results of a fully integrated Doherty Power Amplifier in 65 nm CMOS technology with constant PAE over a 7 dB backoff. Measurements from 2.4 GHz to 2.6 GHz show constant PAE performance starting in 20% level up to 24% with a maximum output power of 23.4 dBm. The circuit is fully described with all components values and layout details for further reproduction. Curves showing the active load-pull effect, sub-amplifiers behavior and constant PAE prove that it is a genuine Doherty Power Amplifier. The circuit was designed with special attention to low cost, it is composed by only lumped components, each sub-amplifier has single-ended cascode topology and their input/output networks are optimized to save die area and to produce a constant PAE. _______________________________________________________________________________________ RESUMÉ / L’amplificateur de puissance (PA) est l’élément qui consomme le plus d’énergie dans les architectures d’émission-réception RF des terminaux mobiles. Les PAs conventionnels ont un rendement maximum seulement au niveau de puissance maximum, tandis que pour des niveaux de puissance plus bas, le rendement des PAs est très faible. Or les nouveaux standards de communications à haut débit (4G/LTE advanced) utilisent des modulations à enveloppe non-constante. Ainsi, le rapport entre la puissance maximum et la puissance moyenne du signal (PAPR – Peak to Average Power Ratio) est élevé. C’est le cas également pour l’OFDM qui possède un fort PAPR avec les porteuses multiples. Ainsi, lorsqu’un signal a un fort PAPR, cela signifie que le rendement moyen du PA utilisé est faible. La conséquence directe est la rapide décharge des batteries des terminaux mobiles. L’Amplificateur de Puissance Doherty (APD) est une technique connue d'amélioration du rendement. Cette technique permet d’augmenter le rendement moyen des amplificateurs en améliorant le rendement aux faibles niveaux de puissance, tout en maintenant le rendement maximum sur une plus grande plage de puissance de sortie. Cette technique est bien adaptée pour résoudre le problème de rendement pour les signaux à forts PAPR. De nombreux travaux proposent des solutions intégrées des APD dans une technologie à faible coût, mais au détriment du maintien d’un rendement à puissance ajoutée (Power Added-Efficiency, PAE) constant sur une grande plage de puissance. Nos travaux de recherche proposent un APD totalement intégré en technologie 65nm CMOS de STMicroelectronics à 2,535 GHz avec une PAE constante sur une plage de recul en puissance de sortie de 8 dB. Pour la conception de cet amplificateur, nous avons utilisé sept niveaux de métaux sur les dix couches de métaux de la technologie, les capacités sont de type MOM afin de respecter des contraintes faible coût. Le principe de l’APD est d’utiliser l’effet connu sous le nom de « load-pull actif » : une charge vue par une source de courant peut être modifiée par l’application d’un courant provenant d’une deuxième source. Pour atteindre cet objectif, l’architecture Doherty utilise deux amplificateurs de classes différentes en parallèle. Le PA principal (classiquement polarisé en classe B ou AB) fonctionne pour tous les niveaux de puissance et le PA auxiliaire (classiquement en classe C) ne fonctionne que pour les niveaux de puissance moyens et forts. L’augmentation de rendement s’explique par la transformation d’impédance de drain du PA principal, à cause de la combinaison de deux facteurs en même temps, la charge inversée vue par la ligne de transmission d’un quart d’onde et le courant du PA auxiliaire qui augmente. En effet, lorsque le courant du PA auxiliaire augmente, l’impédance vue par le PA principal se réduit. L’APD a été conçu avec les transistors à drain étendu haute tension pour soutenir une grande excursion de tension et produire des niveaux de puissance de sortie plus élevés. Les limites de Vdd et Vgs du transistor sont de 2.75V et de 5.5V, respectivement. Chaque sous-amplificateur a été conçu avec une topologie cascode pour donner au PA une meilleure isolation vis-à-vis des effets de désadaptation d’impédances entre la sortie et l’entrée. De plus, cette topologie permet d’avoir une plus grande tension d’alimentation Vdd par rapport à la topologie source commune. Les deux amplificateurs, principal et auxiliaire, ne sont cependant pas identiques. En effet, les dimensions des transistors dépendent du courant traversant chaque amplificateur. Ainsi, le transistor grille commune du PA principal est constitué de 28 transistors en parallèle, tandis que le transistor source commune du PA principal est composé de 26 transistors en parallèle. Pour le PA auxiliaire, le transistor grille commune est composé de 26 transistors en parallèle et son transistor source commune est composé de 14 transistors en parallèle. Chaque sous-amplificateur a été conçu et optimisé individuellement en prenant en compte les réseaux d'adaptation, l’inductance d’arrêt, les impédances d'entrée prévues par le diviseur de puissance et l’impédance de sortie prévue pour avoir l’effet loadpull actif de l’APD. Tout au long du travail de conception, les performances des deux PAs ont été tracées sur le même graphique pour équilibrer correctement le point de compression de chacun. Les courbes de PAE de chacun ont été optimisées dans le but de produire un APD avec une PAE constante sur une large gamme de puissance. Après la connexion des sous-amplificateurs dans le même schéma électrique, les lignes de transmission à éléments localisés ont été ajoutées, puis la topologie a été ré-optimisée pour réduire le nombre d'inductances et ainsi réduire l’espace utilisé dans la puce. À l'entrée, le diviseur de Wilkinson, la ligne de transmission déphasage et les réseaux d’adaptation d’entrée des PAs principal et auxiliaire ont été fusionnés et optimisés. À la sortie de l’APD, les réseaux d’adaptation de sortie des deux PAs et la ligne de transmission d’inversion de charge ont aussi été fusionnés et optimisés. Pour atteindre l'objectif d’avoir une PAE constante, une méthodologie d'optimisation séquentielle a été appliquée pour bien équilibrer tous les éléments dans le schéma de l’APD en respectant toutes les limites de tensions des transistors. Le circuit a été implémenté dans une surface de 1,72x1,68mm². Il a été conçu pour être mesuré avec des sondes directement positionnées sur les trois différents types de plots. Ce travail présente la méthodologie de conception et des résultats de mesure d'un amplificateur de puissance Doherty entièrement intégré dans la technologie 65 nm CMOS avec une PAE constante sur 7 dB de plage de puissance. Les mesures de 2,4 GHz à 2,6 GHz montrent des performances constantes en PAE de 20% jusqu'à 24% avec une puissance de sortie maximale de 23,4 dBm. Le circuit est entièrement décrit avec les valeurs des composants et les détails de layout pour permettre sa reproduction. Ce travail montre l'effet de modulation active de charge, le comportement en courant des sous-amplificateurs et la performance constante en PAE, ce qui démontre l’implémentation d’un véritable amplificateur de puissance Doherty. Le circuit est composé uniquement d'éléments localisés, et les réseaux d’entrée et de sortie sont optimisés pour réduire la taille de la puce et pour produire une PAE constante. L’amplificateur de puissance Doherty présenté est le premier APD totalement intégré en technologie 65 nm CMOS avec une PAE constante sur une large gamme de puissance. Il respecte de ce point de vue la théorie de Doherty. La comparaison avec un amplificateur de puissance classique polarisé en classe AB montre une amélioration de la PAE pour les niveaux de faible et moyenne puissance, permettant ainsi d’augmenter nettement le rendement moyen de l’amplificateur. Aucun autre APD publié ne présentait ce type de caractéristique en rendement dans cette technologie. La technologie 65nm CMOS est généralement plus appropriée pour les applications numériques, par conséquent, l’utilisation de cette technologie s'inscrit dans la tendance actuelle du développement d’un système complet sur une seule puce, où les étages numérique et analogique sont intégrés sur la même puce silicium.
5

Esquemas de modulação codificada para transmissão de voz em comunicações moveis

Jesus, Cristiana S. C. Marques de 11 November 1997 (has links)
Orientador: Jaime Portugheis / Dissertação (mestrado) - Universidade Estadual de Campinas. Faculdade de Engenharia Eletrica e de Computação / Made available in DSpace on 2018-07-27T06:58:49Z (GMT). No. of bitstreams: 1 Jesus_CristianaS.C.Marquesde_M.pdf: 3428366 bytes, checksum: dfe64a868f1a02a8980198b13a255ce4 (MD5) Previous issue date: 2000 / Resumo: Este trabalho descreve a construção de códigos de bloco para modulação M-PSK com proteção desigual de erros. A propriedade de proteção desigual de erros para o canal com desvanecimento de Rayleigh é obtida pelo particionamento de constelações multidimensionais, que consistem no produto cartesiano de modulações 8-PSK não uniformes, ou em subconjuntos do produto de modulações uniformes. Códigos novos são construídos utilizando a técnica de codificação multinível, tendo como códigos componentes códigos binários simples. Esses códigos são adequados para o codificador de voz VSELP (vector-sum excited linear predictive) descrito nas normas 1S-54 e 1S- 136. Os esquemas propostos são comparados em relação a um sistema 4-PSK não codificado, utilizando uma medida objetiva da qualidade da voz, a relação sinal ruído segmental (SEGSNR). Um dos códigos possui quatro níveis de proteção e tem um ganho de 16.0 dB para uma SEGSNR igual a 2.0dB... Observação: O resumo, na íntegra, poderá ser visualizado no texto completo da tese digital / Abstract: Not informed. / Mestrado / Mestre em Engenharia Elétrica
6

Analise de desempenho de sitemas CDMA utilizando arranjo de antenas em canais seletivos em frequencia

Rosa, Silvia Regina Coelho da 02 August 2018 (has links)
Orientador: Celso de Almeida / Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica e de Computação / Made available in DSpace on 2018-08-02T22:47:59Z (GMT). No. of bitstreams: 1 Rosa_SilviaReginaCoelhoda_M.pdf: 849244 bytes, checksum: 1016676d1314d02bdc98f39bfe91ac65 (MD5) Previous issue date: 2002 / Mestrado
7

Analise de desempenho de sistemas CDMA utilizando detecção multiusuario em canais com desvanecimento Nakagami-m

Lopes, Tarciana Araujo 03 August 2018 (has links)
Orientador: Baldini Filho, Renato / Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica e de Computação / Made available in DSpace on 2018-08-03T16:59:10Z (GMT). No. of bitstreams: 1 Lopes_TarcianaAraujo_M.pdf: 932988 bytes, checksum: 05a8b7e6ea0911002745ab33bb4bb78f (MD5) Previous issue date: 2003 / Mestrado
8

Uma plataforma flexivel de predição de cobertura celular com metodos empiricos e estatisticos combinados

D'Avila, Cesar Kyn 17 July 1995 (has links)
Orientador: Michel Daoud Yacoub / Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica / Made available in DSpace on 2018-07-20T12:25:39Z (GMT). No. of bitstreams: 1 D'Avila_CesarKyn_M.pdf: 8043335 bytes, checksum: b337351abd4dde3c9f51922befee98e7 (MD5) Previous issue date: 1995 / Resumo: o objetivo principal alcançado por esse trabalho foi o desenvolvimento de uma plataforma flexível de predição de cobertura celular com métodos empÍricos e estatísticos combinados. A referida flexibilidade da plataforma está relacionada à possibilidade de se combinar diversos modelos e métodos propostos na literatura, possibilitando inclusive a obtenção de métodos não usuais, que unificam as características de diferentes modelos. As etapas necessárias para esse desenvolvimento foram desde o estudo das metodologias empÍricas e estatísticas de predição de cobertura, até a especificação e implementação da plataforma propriamente dita. Durante o processo foram ainda efetuadas uma série de contribuições como a proposição do método da estatística local, a proposição do método combinado ponto a ponto, desenvolvimento do modelo de reflexão de Okumura, além de análises e conclusões sobre as diversas metodologias estudadas / Abstract: Not informed. / Mestrado / Mestre em Engenharia Elétrica
9

Fronteiras entre celulas : ambientes Suzuki e Rice

Amorim, Rosangela de Paula 15 May 1995 (has links)
Orientador: Michel Daoud Yacoub / Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Elétrica / Made available in DSpace on 2018-07-20T07:10:04Z (GMT). No. of bitstreams: 1 Amorim_RosangeladePaula_M.pdf: 3780998 bytes, checksum: f367d9f10cda4e0f9308d581d7b852e2 (MD5) Previous issue date: 1995 / Resumo: : Este trabalho apresenta uma estimativa da produção da área de sobreposição de células em sistemas rádio-móvel onde os rádio-móveis podem experimentar comunicação adequada com mais de uma estação base. Esta estimativa permite avaliar a viabilidade de se aplicar técnicas de encaminhamento alternativo para o tráfego gerado nessas áreas, o que pode resultar numa menor probabilidade de bloqueio em detrimento do aumento dos níveis de interferência. Este estudo é feito com base na potência média onde considera-se que a potência média do sinal varia com a distancia x entre as antenas da estação base e do móvel na forma x -a onde a é o coeficiente da perda de percurso. Além deste critério, devido à presença do desvanecimento no ambiente móvel, um critério instantâneo é empregado onde se consideram as variações estatísticas do sinal. Dessa forma caracterizamos o ambiente por meio de quatro distribuições: a distribuição de Rayleigh, que caracteriza os efeitos de multipercurso; a distribuição Lognormal, que caracteriza os efeitos de sombreamento; a distribuição de Suzuki, que combina estas duas últimas e a distribuição de Rice que considera além do multipercurso, a propagação em linha de visada. A proporção da área de sobreposição para os ambientes Suzuki e Rice constituem a finalidade desta tese onde os métodos utilizados para o cálculo e implementação desta proporção são apresentados... Observação: O resumo, na íntegra, poderá ser visualizado no texto completo da tese digital / Abstract: Not informed. / Mestrado / Mestre em Engenharia Elétrica
10

Implementação de técnicas de equalização adaptativa em FPGA para canais WiMax

Vargas, Cesar Humberto Vidal January 2007 (has links)
Dissertação [mestrado) - Universidade Federal de Santa Catarina, Centro Tecnológico. Programa de Pós-Graduação em Engenharia Elétrica. / Made available in DSpace on 2012-10-22T23:35:53Z (GMT). No. of bitstreams: 1 239120.pdf: 3259262 bytes, checksum: 71f298c8c4ecd72fd54f438ddd7ca1c5 (MD5) / Esta dissertação apresenta um novo método para a simulação do espectro Doppler característico dos modelos de canais sem-fio com parâmetros fixos, conhecidos como Canais SUI (Stanford University Interim). Este novo método facilita a implementação computacional destes modelos. Os modelos de canais SUI são utilizados nas simulações de uma transmissão de dados de banda larga sem fio conhecida como WiMax (Worldwide Interoperability for Microwave Access) e definida pelo padrão IEEE 802.16a. Apresentam-se, também, modelos destes canais implementados em SIMULINK. Adicionalmente, técnicas de equalização adaptativas, para a compensação dos efeitos distorcivos dos canais SUI, foram implementadas em uma placa de FPGA-Virtex-4 da Xilinx, utilizando-se, para isso, um aplicativo chamado de Xilinx System Generator. Finalmente, são apresentados e discutidos diversos resultados das implementações.

Page generated in 0.0632 seconds