• Refine Query
  • Source
  • Publication year
  • to
  • Language
  • 633
  • 152
  • 98
  • 67
  • 44
  • 10
  • 9
  • 5
  • 4
  • 4
  • 3
  • 2
  • 1
  • 1
  • Tagged with
  • 1110
  • 337
  • 136
  • 128
  • 117
  • 104
  • 90
  • 84
  • 84
  • 74
  • 70
  • 69
  • 66
  • 60
  • 60
  • About
  • The Global ETD Search service is a free service for researchers to find electronic theses and dissertations. This service is provided by the Networked Digital Library of Theses and Dissertations.
    Our metadata is collected from universities around the world. If you manage a university/consortium/country archive and want to be added, details can be found on the NDLTD website.
311

Contribution à l'étude expérimentale des résistances d'accès dans les transistors de dimensions deca-nanométrique des technologies CMOS FD-SOI / Contribution to experimental study of access resistance in deca-nanometric CMOS FD-SOI technologies transistors

Henry, Jean-Baptiste 08 June 2018 (has links)
La réduction des dimensions des transistors à effet de champ MOS a depuis quelques années ralenti à cause de l'émergence de facteurs parasites tels que la résistance d'accès. En effet, la miniaturisation du canal s'est accompagnée par une diminution de sa résistance tandis que celle des zones d'accès à la frontière avec le canal est restée constante ou a augmenté. L'objectif de cette thèse a été de mettre en place une méthodologie de caractérisation électrique prenant en compte cette composante parasite longtemps considérée négligeable dans le milieu industriel.Dans un premier chapitre, le fonctionnement de la technologie CMOS et la spécificité de son adaptation FD-SOI sont d'abord présentées. La deuxième moitié du chapitre est quant à elle consacrée à l'état de l'art de la caractérisation électrique et de leur position vis-à-vis de la résistance d'accès.Le second chapitre présente une nouvelle méthode d'extraction des composantes parasites résistives et capacitives à l'aide de transistors de longueurs proches. Les résultats obtenus sont ensuite comparés aux modèles existants. De ces derniers, un nouveau modèle plus physiquement pertinent est proposé en fin de chapitre.Le troisième chapitre expose une nouvelle méthode de caractérisation électrique basée sur la fonction Y qui permet une analyse du comportement d'un transistor sur l'ensemble de son régime de fonctionnement. Cette nouvelle méthode est ensuite combinée à celle développée dans le chapitre 2 pour assembler un protocole expérimentale permettant de corriger et d'analyser l'impact des résistances d'accès sur les courbes de courant et les paramètres électriques.Finalement, le dernier chapitre applique la méthodologie vue dans la chapitre précédent à l'étude du désappariement stochastique des transistors. Les résultats obtenus sont ensuite comparés aux méthodes en vigueur dans les domaines industriel et académique qui présentent chacune leurs avantages et leurs inconvénients. La nouvelle méthode ainsi proposée tente de garder le meilleur de chacune de ces dernières. / The reduction of the dimensions of field effect MOS transistors has slowed down during the last years due to the increasing importance of parasitic factors such as access resistance. As a matter of fact, channel miniaturisation was accompanied by a reduction of its intrinsic resistance while that of the access region at the frontier with the channnel stayed constant or increased. The goal of this thesis was to set a new electrical characterization method to take into account this parasitic component long considered negligible in by industrials.In the first chapter, CMOS technologies working and its FD-SOI adaptation specificities are presented. The second half of the chapter deals with the state of the art of electrical characterization and their hypothesis about access resistance.The second chapter present a new resistive and capacitive parasitic components extraction method using transistors of close channel length. The results are then compared to existing models from which, a new one more physically accurate is proposed.The third chapter expose a new electrical characterization method based on Y function allowing the analyze of transistor behavior on the whole working regime. This new method is then combined with the one developped in the previous chapter to build a new experimental protocol to correct and analyze the impact of access resistances on current curves and parameters.Finally, the last chapter apply this new methodology to the case of stochastic mismatch between transistors. The results are then compared to the methods used by industrials and academics, each of them having their own pros and cons. The new method proposed tries to keep the best of both previous one.
312

Développement de procédés d'épitaxie basse température pour les technologies CMOS FD-SOI avancées / Low temperature raised source and drain epitaxy for Fully Depleted Silicon on Insulator (FD-SOI) technology

Labrot, Maxime 05 December 2016 (has links)
Ce travail de thèse s’inscrit dans la technologie de fabrication de transistors à canal mince (Si ou SiGe) totalement déserté sur isolant (Fully-Depleted Silicon-on-Insulator ou FDSOI) qui constitue une option prometteuse pour les nœuds 14nm et au-delà. Les problèmes liés à cette nouvelle technologie sont dus à : (1) l’existence d’instabilités morphologiques conduisant, lors de recuits haute température, à la fragmentation de la couche mince formant le canal, (2) la nécessité d’une reprise d’épitaxie SiGe:B afin de former, sur le canal, des sources et drains surélevées (Raised Source and Drain ou RSD) et (3) des problèmes liés à l’hétérogénéité du dopage induits par l’importance des interfaces substrat/canal, canal/Source et canal/Drain.Ce travail expérimental a été effectué au sein de la société STMicroelectronics en partenariat avec le Centre Interdisciplinaire de Nanoscience de Marseille. Les principaux résultats obtenus sont : 1/ La mise au point, puis l’optimisation d’une méthode de nettoyage de surface à basse température permettant d’éviter la fragmentation du canal observée lors de recuits haute température.2/ L’optimisation des conditions de préparation de la surface du canal permettant de réaliser une bonne reprise d’épitaxie pour les sources et drains surélevées.3/ L’optimisation, via l’incorporation de carbone, des profils de dopage au bore des sources et drains épitaxiés. Les tests électriques effectués sur dispositifs industriels montrent que, grâce aux développements réalisés au cours de ces travaux de thèse, le pourcentage de puces actives sur une plaque est passé de 40% à 90%. / This work concerns the Fully-Depleted Silicon-On-Insulator (FD-SOI) technology, which is a promising option for the technical nodes beyond 14nm.The use of a very thin Si or SiGe channel causes new technological problems due to (1) morphological instabilities that break the film during its high temperature annealing, (2) the necessity to grow Raised Source & Drain (RSD) by epitaxial Chemical-Vapor Deposition (CVD) of SiGe:B, (3) the non-uniformity of the boron profile in the channel because of the number of interfaces (substrate/channel, channel/ source, channel/drain). This experimental work has been performed at STMicroelectronics and Nanoscience Interdisciplinary Center of Marseille laboratory. The main results are:1/ The definition and the improvement of an efficient low temperature surface-cleaning process that avoids the dewetting of the channel.2/ The optimization of the surface preparation of the channel for a subsequent epitaxial growth of RSD materials compatible with electronic requirements.3/ The improvement, via carbon incorporation, of the boron dopant profile in the epitaxially grown RSD. Analysis of electrical devices show that all these improvements lead to a huge enhancement of the percentage of electrical active dies per wafer (from 40% to 90 %).
313

Etude et intégration en SOI d’amplificateurs de puissance reconfigurables pour applications multi-modes multi-bandes / High efficiency reconfigurable RF power amplifiers in SOI CMOS technology for multi standard applications

Tant, Gauthier 19 November 2015 (has links)
Cette thèse porte sur l'étude et l'intégration en technologie SOI CMOS d'un circuit amplificateur de puissance multimode multibande (MMPA) reconfigurable capable d'adresser les modes 2G/3G/4G sur plusieurs bandes de fréquences. Les modules MMPA actuels (modules hybrides) reposent sur l'utilisation de plusieurs technologies, en particulier la technologie GaAs en ce qui concerne les chaines d'amplification, et représentent une part importante du coût et de l'encombrement d'une tête d'émission radiofréquences. La solution originale proposée dans cette thèse représente une avancée significative en termes d'intégration par rapport à l'état de l'art et les premiers résultats mesurés démontrent la pertinence de l'architecture proposée. Une étude sur l'optimisation du rendement énergétique au niveau de l'étage de puissance en présence de signaux modulés en amplitude et phase de type 3G et 4G est également proposée. Cette étude adresse les potentialités des techniques de modulation de la charge et de l'alimentation et permet de comparer les deux approches.Après une présentation du contexte et de l'état de l'art, une méthodologie de conception originale reposant sur l'étude de différentes classes de fonctionnement est proposée. Cette méthodologie permet en particulier de pré-dimensionner les cellules de puissance reconfigurables ainsi que leurs impédances de source et de charge en fonction des contraintes de puissance et de linéarité dans les différents modes pour avoir le meilleur rendement. Elle permet aussi de choisir les topologies de réseaux d'adaptation accordables pertinentes.Ces études ont conduit à la réalisation de deux démonstrateurs intégrés en technologies SOI CMOS 130 nm. Le premier prototype est un amplificateur multimode et multibande reconfigurable à deux étages capable de fonctionner en mode saturé et en mode linéaire pour des bandes de fréquence situées entre 700MHz et 900MHz. L'architecture proposée est composée d'un étage de puissance reconfigurable constitué de deux cellules de puissance de type LDMOS pouvant être activées ou non en fonction du mode adressé. Différents réseaux d'adaptation accordables à base de capacités commutées utilisant des transistors NMOS à body flottant permettent une optimisation des performances du MMPA en fonction du mode et de la bande de fréquence. Avec ce prototype, des puissances de sortie de 35dBm en mode saturé et 30dBm en mode linéaire ont été mesurées avec des rendements correspondants supérieurs respectivement à 58% et 47%. Par rapport aux simulations initiales, des différences ont été observées puis analysées afin d'en identifier l'origine. Notamment, la surestimation du facteur de qualité des capacités MOM dans les réseaux de capacités commutées et des interconnections sous optimales sont la cause des écarts observés.Le deuxième prototype est un amplificateur de puissance à modulation de charge passive intégrée. Cet amplificateur repose sur une cellule de puissance de type LDMOS associée à un réseau d'adaptation accordable à base de capacités commutées capables de supporter une puissance supérieure à 33dBm. Ce réseau permet de présenter à l'étage de puissance une trajectoire de charge optimale en fonction de la puissance de sortie. Avec ce prototype, une amélioration du rendement supérieure à 55% par rapport à la configuration utilisant une charge constante a été mesurée pour un recul en puissance compris entre 7dB et 11dB. / This work focuses on the study and integration of a reconfigurable multi-mode multi-band power amplifier (MMPA) supporting 2G/3G/4G at several frequency bands in SOI CMOS 130nm technology. Current hybrid MMPA modules take advantage of multiple technologies, in particular GaAs for power devices. This adds to the cost and complexity of radiofrequency front-end modules. The original solution presented in this thesis is a significant step toward the integration of MMPA compared to the state of the art and initial results illustrates the relevance of the proposed architecture. A study on PA efficiency under 3G / 4G modulated signals is also presented by comparing load and supply modulation PA architectures.First, the context and state of the art are presented. A design methodology based on the study of different operating classes is then presented, which allows pre-sizing of power cells and optimal load impedance determination for high efficiency reconfigurable PA design.The proposed PA design methodology led to the implementation of PA demonstrators integrated in SOI CMOS 130nm technology. The first demonstrator is a two stage reconfigurable MMPA operating from 700MHz to 900MHz and supporting saturated and linear modes. The power stage comprises two SOI LDMOS power cells that are activated according to the desired mode. Tunable matching networks based on switched capacitor arrays allow optimization of the MMPA performance according to the mode and band. The measured prototype delivers up to 35dBm of output power in saturated mode with more than 58% efficiency. In linear mode, the measured output power exceeds 30dBm with efficiency higher than 47%. Compared to initial simulations, some differences were observed. In particular, underestimation of losses associated with MOM capacitors and sub-optimal interconnections are the root cause of the observed discrepancies.The second demonstrator is a passive load modulation PA architecture. It includes a SOI LDMOS power cell and a tunable matching network made of high power binary weighted switched capacitor arrays. The tunable matching network allows presenting an optimal load trajectory to the PA in order to maximize its back-off efficiency. Measured efficiency enhancement is higher than 55% compared to a fixed load configuration for 7dB to 11dB power back-offs.
314

Intégration d'antennes pour objets communicants aux fréquences millimétriques / Integrated antennas for wireless devices at millimetre-wave frequencies

Zevallos Luna, Jose Alberto 13 October 2014 (has links)
Cette thèse porte sur l'étude d'antennes intégrées sur silicium aux fréquences millimétriques, dans le but d'aboutir à des modules d'émission-réception totalement intégrés et reportés par des technologies standards dans un objet communicant. Ce travail comprend deux axes majeurs: Le première axe traite de l'étude, la conception et la réalisation d'antennes intégrées dans un boitier standard QFN couplées à un circuit émetteur-récepteur Ultra Large Bande (ULB) à 60 GHz comprenant des antennes intégrées de type dipôle replié fabriquées en technologie CMOS SOI 65-nm sur silicium haute résistivité. Dans un premier temps, nous avons défini le modèle de simulation à partir duquel nous avons étudié les performances des antennes prenant en compte l'influence de l'environnement (boitier, capot, fil d'interconnexions et technologie de fabrication). Dans un second temps, nous avons réalisé une optimisation des performances en adaptation et en rayonnement en ajoutant au sein du boitier un substrat et des éléments rayonnants couplés aux antennes intégrées sur la puce. Ce dispositif permet de réaliser des communications très haut débit (jusqu'à 2.2 Gbps) avec une très faible consommation d'énergie. Nous montrons qu'il est possible d'atteindre une distance de communication de plusieurs mètres grâce à un réseau transmetteur réalisé en technologie imprimée.Le deuxième axe porte sur la conception et la réalisation d'antennes multifaisceaux en bande V pour applications à long portée; il propose d'associer un réseau transmetteur réalisé sur technologie imprimée à un réseau focal constitué d'un petit nombre d'antennes intégrées sur silicium afin d'obtenir un compromis intéressant entre le niveau de gain, le coût et les capacités de dépointage de faisceau. Plusieurs réseaux sont démontrés avec un faisceau en polarisation circulaire, un gain de 18.6 dBi et une capacité de dépointage de ±24°. / This PhD thesis investigates the integration of antennas on silicon substrates at millimetre-wave frequencies in order to obtain fully-integrated and packaged transceiver modules using standard technologies in wireless devices. This work is organized in two main parts:In the first part, we investigated the design and realization of integrated antennas in a standard QFN package coupled to a 60 GHz Ultra-Wide-Band (UWB) transceiver chip with two integrated folded-dipole antennas implemented in a 65-nm CMOS-SOI technology on high-resistivity silicon. We defined a simulation model from which we studied the performance of integrated antennas, taking into account the influence of the environment (package, lid, wirebonding and manufacturing technology). Then, we optimized the antenna performances in impedance matching and radiation gain using radiating elements printed on a substrate and coupled to the on-chip folded dipoles. This antenna led to the demonstration of high-data rate communications (up to 2.2 Gbps) with a very low power consumption. We showed that the communication distance can be extended up to several meters using a transmit array printed on a low-loss substrate.In the second part, we investigated the design and realization of multibeam antennas in V-band for long-range applications; it is based on a transmit-array realized in standard printed technologies associated with a focal source array, which consists of a small number of integrated antennas on silicon in order to achieve a good compromise between the radiation gain, the cost and the beam steering capabilities. Several arrays were demonstrated with a circularly-polarized beam, a gain of 18.6 dBi et a beam-steering capability of ±24°.
315

Compensation de la fréquence des résonateurs MEMS pour des applications de référence temps / Control of the frequency of the electromechanical resonators MEMS

Civet, Yoan 16 May 2012 (has links)
A l’heure actuelle, les Micro-Electro-Mechanical-Systems (MEMS) sont devenusincontournables dans les produits technologiques quotidiens. De par leur taille,leurs performances et leur intégration, les microsystèmes résonants se sontinscrits dans la diversification de la fameuse Loi de Moore. Cependant les applications detype base de temps demeurent le segment de marché où les MEMS ne parviennent pas às’imposer durablement. En effet, grâce à une stabilité en fréquence de quelques parties parmillions, l’oscillateur à base de résonateur en Quartz reste le produit numéro 1 d’unmarché estimé à dix-sept milliards de dollars.Etant donné le lien entre la fréquence d’un résonateur silicium MEMS et ses dimensionsintrinsèques, les différentes étapes de fabrication induisent un décalage de cette fréquencepar rapport à la valeur visée. C’est donc cet écart que nous tenterons d’adresser. Dans cecontexte, nous avons proposé une nouvelle méthode de correction à l’échelle du substrat.Cette méthode consiste en une ultime étape technologique, après une première mesureélectrique des dispositifs qui permet de quantifier l’erreur, à ramener la fréquence à lavaleur souhaitée par un ajout localisé de matière. Nous montrerons qu’il est possible, enune seule étape, de réduire la Gaussienne représentative de la variation de la fréquence ausein du substrat à quelques parties par million. Pour cela, nous avons développé deuxmodèles physiques qui permettent de quantifier la correction pour atteindre les objectifs.En parallèle, nous avons mis en place un processus de fabrication compatible avec la filièreCMOS avec seulement dix-sept étapes et deux masques photolithographiques dont le pointde départ est un substrat de type SOI. Ce procédé a permis la fabrication de résonateur àmodes de flexion et ondes de volume, dont les performances intrinsèques (f et Q)permettent de concurrencer les résonateurs Quartz. Enfin, nous avons validé notre conceptet nos modèles physiques par des caractérisations électriques de nos dispositifs.L’analyse des résultats nous a permis de dresser une liste des pistes d’amélioration pourétablir une voie vers l’industrialisation durable des résonateurs MEMS. Dans un premiertemps, une attention toute particulière se portera sur le choix du substrat et la technologieutilisée pour garantir des performances optimales. La méthode de correction nécessite unemesure électrique intermédiaire, cette étape doit être précisée et il faudra s’assurer qu’ellen’augmente pas le coût global de la fonction. Bien que discutés, le packaging du MEMS etl’intégration seront des points à étudier, tout particulièrement pour conserver lesspécifications du résonateur lui-même. / Present, Micro-Electro-Mechanical-Systems (MEMS) have become essential ineveryday technology products. Thanks to their size, performances andintegration, resonant microsystems have been enrolled in the diversification ofthe famous Moore's Law. However, the time based applications remain the market segmentwhere MEMS are unable to settle permanently. Indeed, the oscillator-based Quartz is thenumber one product on the market, a market estimated at $ 17 billions, thanks to afrequency stability of a few parts per million over its lifetime.Given the link between the frequency of a MEMS resonator and its intrinsic dimensions,the various manufacturing steps induce a shift of this frequency from the target value. Wewill try to address this difference.In this context, we proposed a new method of correction across the wafer. This methodconsists of a final technological step after a first electrical measurement to quantify theshift. We will show that it is possible in one step, to reduce the Gaussian representing thefrequency variation within the wafer to a few parts per million. From this perspective, wehave developed two physical models that quantify the correction to achieve the objectives.Moreover, we set up a manufacturing process CMOS compatible with only 17 steps and2 photolithographic masks starting with a SOI wafer. This process has enabled theproduction of flexural mode resonators and bulk mode resonators, whose intrinsicperformances (f, Q) can compete with Quartz. Finally, we validated our concept and ourphysical models thanks to electrical characterization of our devices.Analysis of the results allowed us to develop a list of possible improvements to establish aroute to the industrialization of MEMS resonators. First, special attention will be focusedon the choice of substrate and the technology used to ensure perfect performances.Correction method requires a preliminary electrical measurement, this step must bedetailed and one have to ensure that it does not increase the overall cost. Although partiallystudied, the packaging of MEMS and integration are the points to consider in particularkeeping the specifications of the resonator itself.
316

Etude de la variabilité en technologie FDSOI : du transistor aux cellules mémoires SRAM / Variability study in Planar FDSOI technology : From transistors to SRAM cells

Mazurier, Jérôme 24 October 2012 (has links)
La miniaturisation des transistors MOSFETs sur silicium massif présente de nombreux enjeux en raison de l'apparition de phénomènes parasites. Notamment, la réduction de la surface des dispositifs entraîne une dégradation de la variabilité de leurs caractéristiques électriques. La technologie planaire totalement désertée, appelée communément FDSOI (pour Fully Depleted Silicon on Insulator), permet d'améliorer le contrôle électrostatique de la grille sur le canal de conduction et par conséquent d'optimiser les performances. De plus, de par la présence d'un canal non dopé, il est possible de réduire efficacement la variabilité de la tension de seuil des transistors. Cela se traduit par un meilleur rendement et par une diminution de la tension minimale d'alimentation des circuits SRAM (pour Static Random Access Memory). Une étude détaillée de la variabilité intrinsèque à cette technologie a été réalisée durant ce travail de recherche, aussi bien sur la tension de seuil (VT) que sur le courant de drain à l'état passant (ISAT). De plus, le lien existant entre la fluctuation des caractéristiques électriques des transistors et des circuits SRAM a été expérimentalement analysé en détail. Une large partie de cette thèse est enfin dédiée à l'investigation de la source de variabilité spécifique à la technologie FDSOI : les fluctuations de l'épaisseur du film de silicium. Un modèle analytique a été développé durant cette thèse afin d'étudier l'influence des fluctuations locales de TSi sur la variabilité de la tension de seuil des transistors pour les nœuds technologiques 28 et 20nm, ainsi que sur un circuit SRAM de 200Mb. Ce modèle a également pour but de fournir des spécifications en termes d'uniformité σTsi et d'épaisseur moyenne µTsi du film de silicium pour les prochains nœuds technologiques. / The scaling of bulk MOSFETs transistors is facing various difficulties at the nanometer era. The variability of the electrical characteristics becomes a major challenge which increases as the device dimensions are scaled down. Fully-Depleted Silicon On Insulator (FDSOI) technology, developed as an alternative to bulk transistors, exhibits a better electrostatic immunity which enables higher performances. Moreover, the reduction of the Random Dopant Fluctuation allows excellent variability immunity for the FDSOI technology due to its undoped channel. It leads to a yield enhancement and a reduction of the minimum supply voltage of SRAM circuits. The variability has been analyzed deeply during this thesis in this technology, both on the threshold voltage (VT) and on the ON-state current (ISAT). The correlation between the electrical characteristics of MOSFETs devices (i.e., the threshold voltage and the standard deviation σVT) and SRAM cells (i.e., the SNM and σSNM) has been investigated thanks to an extensive experimental study and modeling. This purpose of this thesis is also to analyze the specific FDSOI variability source: silicon thickness fluctuations. An analytical model has been developed in order to quantify the impact of local TSi variations on the VT variability for 28 and 20nm technology nodes, as well as on a 200Mb SRAM array. This model also enables to evaluate the silicon thickness mean (µTsi) and standard deviation (σTsi) specifications for next technology nodes.
317

Etude et réalisation de réseaux d'adaptation d'impédances accordables linéaires et non linéaires, sur PCB et silicium CMOS, pour des applications en radiofréquences / Design, realization of lineaire and non lineaire matching networks in PCB and CMOS technology, for mobile phone applications.

Freitas, Vitor 22 November 2012 (has links)
L’objectif de ce travail est d’aborder la conception de réseaux d’adaptation d’impédance accordable (RAA) dans deux contextes bien distincts en radiofréquences : le RAA en faible signal et le RAA en fort signal.Concernant les aspects faible signal, des critères de performance de RAA ont été établis et étudiés. Une nouvelle expression générale de l’efficacité d’un RAA a été développée. Elle permet de prédire le rendement d’un RAA à partir des facteurs de qualité des composants dont on dispose dans une technologie donnée et du rapport de transformation à réaliser. Des abaques de couverture d’impédances en fonction des pertes d’insertion ont été calculés. Ils mettent en évidence les régions de couverture où le RAA apporte une amélioration à la performance du système, pour diverses topologies de RAA.Un démonstrateur sur PCB a été réalisé. Il est constitué de deux RAA, qui assurent l’adaptation simultanée d’un amplificateur de puissance sur une large plage d’impédances, comprises dans un cercle de l’abaque de Smith d’équation VSWR < 5 :1. La zone de couverture a été mesurée et présentée en fonction des pertes d’insertion, qui mettent en évidence les régions où les RAA contribuent à l’amélioration de la performance de l’amplificateur et celles où les pertes d’insertion du RAA n’arrivent pas à compenser le gain du à la réduction des coefficients de réflexion.Dans une seconde partie, la conception de RAA en fort signal a été traitée. L’objectif a été de présenter à la sortie d’un amplificateur de puissance les impédances qui optimisent son efficacité pour chaque puissance de travail. Un démonstrateur en technologie CMOS SOI 130 nm a été conçu et simulé. Il consiste en un amplificateur de puissance pour le standard WCDMA, fonctionnant à 900 MHz, et un RA accordable par des varactors MOS, capable de générer les impédances optimales correspondant à des puissances de sortie comprises entre 20 et 30 dBm. Les résultats ont mis en évidence le bénéfice apporté par l’insertion d’un RA accordable par rapport à un RA fixe. / The aim of this research was the design of tunable matching networks, in two different contexts: the TMN at low and high signals.Performance criteria of TMN were studied. A general expression has been developed that estimates the TMN efficiency in function of the quality factor of the components used. The impedance coverage of different RAA topologies was plotted in function of the insertion losses.For the small signal, we designed a prototype in PCB, composed by two TMN, which ensure the simultaneous matching of a power amplifier in a wide range of impedances, included in a circle of the Smith chart VSWR < 5: 1. The coverage area was measured and presented in function of the insertion losses, emphasizing the areas where the TMN contribute to improve the amplifier performance and those where insertion losses of the TMN are not able to compensate gain with the reduction of the reflection coefficients.Subsequently, we discussed the design of TMN for the large signal. The objective is to present at the output of a power amplifier, the impedances that optimize efficiency for each power of operation. A 130 nm SOI prototype was designed and simulated, consisting of a power amplifier for WCDMA standard, 900 MHz, and a MN tunable by MOS varactors able to produce the optimal impedances corresponding to an output power between 20 and 30 dBm. The results showed the benefit provided by inserting a tunable MN compared to a fixed one.
318

L'influence normative des groupes de référence sur les réponses à la musique : le rôle modérateur du construit de soi / Reference groups normative influence on responses to music : the moderating role of self-construal

Gentet, Youri 18 November 2014 (has links)
Malgré le nombre important d'observations témoignant de l'étendue de l'influence des normes sociales sur les réponses individuelles (i.e. les croyances, l'attitude, le comportement), une catégorie de réponses, les réactions hédoniques, a reçu trop peu d'attention pour qu'il soit possible de savoir si elle est, elle aussi, affectée par les normes de groupe. L'absence de résultats concernant l'existence d'un tel effet des normes sociales est problématique en marketing dans la mesure où l'évaluation de nombreux produits dépend du plaisir que leur consommation procure (i.e. les biens expérientiels). Dans cette recherche, c'est le cas de l'influence normative directe des groupes de référence, pour des motifs relatifs au soi, sur les réponses à la musique qui est plus spécifiquement abordé. Par ailleurs, le rôle modérateur des différences d'accessibilité dans les dimensions d'indépendance et d'interdépendance du construit de soi dans le phénomène d'influence normative des groupes de référence est envisagé. Certaines recherches s'accordent sur l'idée que les indépendants sont moins influencés que les interdépendants par les normes des groupes de référence. Néanmoins, les résultats de plusieurs recherches suggèrent que loin d'être insensibles aux normes sociales, les indépendants peuvent même, dans certaines situations, être plus influencés que les interdépendants. Il est alors proposé que si un groupe véhicule une identité sociale cohérente avec les buts des indépendants, alors ils devraient s'y identifier plus fortement et être plus influencés par ce groupe que les interdépendants. Une expérience en ligne (n=278) et une expérience en laboratoire (n=190) sont réalisées. Les résultats montrent que les groupes de référence exercent une influence normative directe, pour des motifs relatifs au soi, sur les réactions hédoniques à la musique, la réaction affective globale qui en découle (i.e. l'attitude), les croyances relatives à la qualité « objective » de la musique et le besoin que ressentent les personnes d'en refaire l'expérience. Contrairement à ce qui était attendu, le construit de soi ne modère pas l'influence normative. Cependant, les résultats suggèrent que les indépendants peuvent s'identifier plus fortement à certains groupes de référence que les interdépendants. Les apports académiques et managériaux qu'impliquent ces résultats sont discutés. / Normative influence has proved to be pervasive. However, despite the large amount of empirical results showing the extent of social norms influence on individual's responses (i.e. beliefs, attitude, behavior), a type of response, hedonic reactions, has been largely ignored by research. Thus, normative influence effect on hedonic reactions remains fundamentally unknown. Lack of results regarding such an effect raises important issues for marketing as many products' assessment depends on the pleasure their consumption provides (i.e. experiential goods). This research investigates immediate normative reference group influence for self-related motives on responses to music. Self-construal, a key moderator of normative influence is also considered. Few researches agreed on the idea that individuals with an independent self-construal (i.e. independents) are less sensitive to normative influence that individuals with an interdependent self-construal (i.e. interdependent). However, some results suggest that far from being insensitive to social norms, independents can even be, in particular settings, more influenced than interdependent. Thus, the hypothesis is made that if a group conveys a social identity which is consistent with independents' goals, then independents should identify to a greater extent with this group and be positively more influenced by the group norms than interdependent. An online experiment (n=278) and a laboratory experiment (n=190) are conducted. Results show that reference groups can exert an immediate normative influence for self-related motives on hedonic reactions to music, overall affective response (i.e. attitude), beliefs regarding the music “objective” quality and need to reexperience the music. Contrary to what was expected, self-construal do not moderate normative influence. However, results suggest that independents can identify to a greater extent to some groups than interdependents. Implications for research and marketing strategies are discussed.
319

Isolation galvanique intégrée pour nouveaux transitors de puissance / Galvanic isolation integrated for new power transistors

Le, Thanh Long 19 November 2015 (has links)
Ces travaux de thèse proposent une approche de réalisation d'intégration d'isolation galvanique optique plus performante entre la partie de commande éloignée et la partie de puissance d'un convertisseur d'énergie. Ce mémoire de thèse est composé de trois chapitres. Après une étude bibliographique et un positionnement de l'approche dans le premier chapitre, la conception de la puce de commande, les différentes fonctions développées seront vus en détail, et les résultats pratiques et les performances des réalisations effectuées seront présentés, avec plusieurs études de photodétecteurs et circuits de traitement intégrés en technologie CMOS. Dans le dernier chapitre de la thèse, un autre aspect sera abordé, en intégrant une alimentation flottante isolée générée par voie optique. Les avantages résultant de cette approche seront également discutés. Les puces de commande sont fabriquées en technologie CMOS standard C35 AMS pour les premiers prototypes et transférées en technologie CMOS SOI Xfab 018 afin de tester nos fonctions à haute température. La mise en œuvre du circuit de commande par voie optique dans un convertisseur de puissance sera réalisée afin de valider le fonctionnement de notre « gate driver ». / This works proposes an approach of optical galvanic isolation between the control parts on one side and the power transistors and their associated drivers on the other side. This thesis consists of three chapters. After a literature review and the proposition of our approach in the first chapter, the design of the control chip and the different developed functions will be seen in detail in the second chapter. The practical results and performance achievements will be presented with several integrated photodetectors and signal processing circuit in CMOS technology. In the last chapter of the thesis, an integrated optically floating power supply will be investigated. The benefits of this approach will be discussed. These fabricated chips are manufactured in standard CMOS AMS C35 technology for first prototypes and transferred in SOI Xfab 018 CMOS technology to test these functions at high temperature. The implementation of the optically control circuit in a power converter will be presented to validate the operation of our "gate driver".
320

Ressoadores WGM baseados em grafeno como plataforma para moduladores de eletro-absorção / Graphene-based WGM resonator as a plataform for electroabsorption modulators

Daniel Marchesi de Camargo Neves 15 May 2015 (has links)
O objetivo deste trabalho é investigar a aplicação ressoadores WGM (Whispering-Gallery Mode) em plataforma SOI (silicon-on-insulator) baseados em grafeno como candidatas potenciais para aplicações como moduladores de eletro-absorção. O grafeno apresenta variação de condutividade considerável quando submetido a uma aplicação de tensão, o que reflete na parte imaginária de seu índice de refração (relacionada às perdas de propagação). Com isso, é possível atribuir estados ligado e desligado (on-off) que conferem ao dispositivo sua característica de modulação óptica. A geometria utilizada é do tipo anel, o que permite uma elevada seletividade em frequência possibilitando, assim, uma grande profundidade de modulação. As simulações foram realizadas no software de elementos finitos COMSOL Multiphysics, o qual é bastante apropriado para a definição das diferentes figuras de mérito a serem utilizadas para a caracterização do desempenho do modulador. / The goal of this work is to investigate SOI (silicon on insulator) WGM (Whispering-Gallery Modes) resonators based on graphene as potential candidates for electro-absorption modulator applications. Graphene conductivity varies substantially when submitted to an applied voltage, which reflects directly in the imaginary part of its refractive index (responsible for the propagation losses). Therefore, it is possible to assign on-off states that render the device its optical modulation characteristics. The geometry adopted for the design is the ring type, which allows high frequency selectivity and modulation depth. The simulations were carried out in the finite elements software COMSOL Multiphysics, which is quite appropriate for the definition of the different figure of merits to be used in the modulator characterization.

Page generated in 0.0324 seconds