1 |
Développement et caractérisation d’une technique d’interconnexion verticale de puces / Development of ultra fine pitch array INTERCONNECTIONTaneja, Divya 21 June 2018 (has links)
Suite à la demande constante de réduire la taille des transistors et celle des dispositifs électroniques, guidée par la loi de Moore, l'intégration 2D n'est plus adaptée à cette demande croissante. Cela a conduit à l'intégration 3D des dispositifs actifs à l'aide de piliers Cu/Ni recouverts d'alliages de brasage à base de Sn. Dans les années à venir, les applications qui demandent des interconnexions à haute densité (optoélectroniques, microdisplays, les détecteurs IR, MEMS) nécessiteront l’utilisation de pas d'interconnexions inférieurs à 10 µm. Cependant, les piliers Cu/Ni/alliage de brasure base Sn n'ont jamais été étudiés en profondeur pour un si petit pas d'interconnexion. Avec la réduction de la dimension d'interconnexion, le diamètre des piliers Cu/Ni/alliage de brasure est réduit également. De ce fait, la formation des intermétalliques, qui joue un rôle primordial dans la bonne tenue de la jonction, peut poser des problèmes majeurs en raison de la réduction des dimensions du pilier de Cu et de l’alliage de brasure.Le travail de cette thèse est consacré à l'étude métallurgique et à la caractérisation d’interconnections de très petites dimensions (diamètre de 5 µm et pas de 10 µm) avec comme objectif principal l’étude des mécanismes physicochimiques des interactions entre les alliages de soudure Sn-Ag et les couches de Ni ou Ni/Au. Les mécanismes des interactions à l'état solide entre Sn et Ni ainsi que l’évolution du joint vers la transformation totale en intermétallique Ni3Sn4 (Solid-Liquid-Intercondiffusion - SLID processus), ont été étudiés pour la première fois dans de tels systèmes de dimensions micrométriques. De plus, les propriétés mécaniques et électriques ainsi que la stabilité thermique de ces interconnexions ont été étudiées. L’observation pour la première fois de la formation de la phase Ni3Sn2 à l’interface Ni/Sn à 200°C lors des vieillissements thermiques présente un intérêt pratique de grande importance. / With the constant demand for reducing the feature size of transistors and that of the devices, which is guided by Moore’s law, 2D integration is no longer fit to adapt the growing demand. This has led to 3D integration of active devices with the help of Cu/Ni pillars capped with Sn based solder alloys. In the coming years, applications which demand high density interconnects (optoelectronic, microdisplays, IR-detectors, MEMS) will require an interconnect pitch of 10 µm and below. However, Cu/Ni/solder pillars have never been investigated in depth for such a small interconnection pitch. With reduction of interconnect dimension, the diameter of Cu/Ni pillar and solder alloy also reduces. Thus, it is feared that the intermetallic formation, which is the key phenomenon responsible for the bonding, may be problematic due to the reduction in size of Cu pillar capped with solder alloy.The thesis is dedicated to the metallurgical study and its characterization for very small interconnects (5 µm) at 10 µm pitch, where the main focus is given on the physio-chemical mechanisms of soldering between Sn-Ag solder alloy and Ni or Ni/Au layers. For the first time, the mechanism of solid-state interactions between Sn and Ni is studied in depth and also for the first time the Ni3Sn4 SLID (Solid-Liquid-lnterdiffusion) system as an interconnect has been investigated at these dimensions. Moreover, the mechanical and electrical properties as well as the thermal stability of these interconnects are studied. Interestingly, during the latter part of this study, Ni3Sn2 layer is observed during aging of the Ni/Ni3Sn4 system for low temperature (200°C).
|
2 |
Etude et caractérisation d'interconnexions intermétalliques à partir de plot de cuivre et d'alliage SnAgCu pour l'empilement tridimentionnel de composants actifs / Study and characterization of intermetallics interconnections as CuSn for 3D stacking components applicationBertheau, Julien 26 March 2014 (has links)
Les objectifs technologiques de l'industrie de la microélectronique sont largement dictés par la loi de Moore qui vise une réduction permanente de la taille des transistors. Depuis peu l'intégration tridimensionnel de composant actif se présente comme une voie d'intégration alternative à la loi de Moore. Selon cette stratégie, les composants sont interconnectés selon l'axe verticale au moyen de plots de cuivre et d'un alliage à base d'étain (SnAgCu). L'assemblage est alors réalisé par un brasage eutectique de l'alliage SnAgCu qui génère une formation de composés intermétalliques (Cu6Sn6 et Cu3Sn) à l'interface entre les plots de cuivre et l'alliage. Or, ces composés intermétalliques sont parfois décrits dans la littérature comme facteur affaiblissant la fiabilité mécanique de l'interconnexion. Par ailleurs cette réactivité interfaciale s'accompagne de l'apparition microcavités de type trous Kirkendall susceptibles d'être à l'origine de ruptures d'interconnexions notée lors de tests de vieillissement. Ce mémoire est consacré à la caractérisation métallurgique du système d'interconnexion par brasage dont les dimensions sont celles des prototypes actuels c'est-à-dire 25µm. L'étude se concentrera successivement sur les aspects relatifs à la microstructure de l'alliage SnAgCu, à la réactivité interfaciale des systèmes Cu/SnAgCu et Ni/SnAgCu puis à la fiabilité mécanique du système d'interconnexion. Ces thématiques seront investiguées en fonction de la contrainte thermique et au cours des différentes étapes d'intégration jusqu'à l'assemblage de composant. Le caractère critique de la problématique réside dans le fait que les dimensions du système, déjà faibles, ont vocation à se réduire, rendant de plus en plus importante la proportion du volume de l'alliage occupée par ces formations interfaciales. / Technological roadmap of the microelectronic industry is mainly described by Moore'slaw which aims a constant reduction of transistors size. Three-dimensional integration ofactive chips appears more and more as an alternative way to Moore's law. According to thisstrategy, chips are interconnected along the vertical axis thanks to copper pillars and a tinbased alloy (SnAgCu).The joining is then performed through eutectic bonding using aSnAgCu solder alloy which is at the origin of intermetallic compounds growing at the copperalloy interface. These intermetallic compounds are sometimes described in literature asweakening factor of the interconnection mechanical reliability. Moreover this interfacialreactivity leads also to the formation of Kirkendall microvoids potentially causinginterconnections breakings, mostly noticed during ageing tests.This report is dedicated to the study and metallurgical characterization of theinterconnection system with a size close to that of the actual prototypes which is 25μm. Thestudy is successively focused on SnAgCu alloy microstructure, Cu/SnAgCu and Ni/SnAgCuinterfacial reactivity and on the mechanical reliability of interconnection system. These topicsare investigated in function of thermal constraints and during different integration steps untilchips packaging. The main critical aspect is related to the fact that system dimensions, alreadysmall, are planned to be reduced, leading to a more important proportion of the solder alloyconsumed by interfacial reaction.
|
Page generated in 0.0617 seconds