[pt] Neste trabalho é desenvolvido um método de análise de ciclo limite devido à quantização, à entrada zero, para redes operando com aritmética em ponto flutuante. Condições de inexistência de ciclo limite são facilmente obtidas via cálculo computacional. O método de análise se aplica a redes genéricas de qualquer ordem.
É desenvolvido, em seguida, um método de síntese de redes operando com aritmética em ponto fixo, que são imunes a ciclo limite devido à quantização, à entrada zero, utilizando para isso o conceito de redes estruturalmente passivas. As redes assim sintetizadas apresentam sub-redes estruturalmente LBR ou BR na sua malha de realimentação. São as redes de segunda ordem, sintetizadas pelo método proposto. É provado que algumas dessas redes são também imunes a ciclo limite devido a overflow, à entrada zero e a resposta forçada. / [en] This thesis presents a method for analysis of zero-input limit cycles due to quantization, in digital filters realized with floating point arithmetic. Conditions for absence of limit cycles are easily derived by computational calculus. The method of analysis is applicable to generic structures of any order.
Following this, a method is presented a method for the synthesis of digital filters realized with fixed point arithmetic, that are free from zero-input limit cycles due to quantization, using the concept of structurally passive networks. The structures synthetized present sub-filters structurally LBR or BR in the feedback loop. Second order structures are synthetized and studied. It is proved that some of these stuctures are also free from zero-input limit cycles due to overflow and stable to forced response.
Identifer | oai:union.ndltd.org:puc-rio.br/oai:MAXWELL.puc-rio.br:14161 |
Date | 16 September 2009 |
Creators | CHANG PI SHENG |
Contributors | JACQUES SZCZUPAK, JACQUES SZCZUPAK |
Publisher | MAXWELL |
Source Sets | PUC Rio |
Language | Portuguese |
Detected Language | Portuguese |
Type | TEXTO |
Page generated in 0.0019 seconds