Avec les évolutions technologiques, les composants électroniques deviennent de plus en plus sensibles aux décharges électrostatiques (ESD). De nos jours, la fiabilité des circuits intégrés dans les étapes de fabrication est garantie par un ensemble de normes définissant des niveaux de robustesse. Mais les stratégies de protection implémentées dans les circuits intégrés, visant à respecter ces normes, ne suffisent pas toujours à garantir la robustesse des composants dans leur application finale. Ces nouveaux problèmes de fiabilité ne sont pas encore bien compris, étant donnée la complexité des phénomènes mis en jeu dans un système réel en fonctionnement. En tenant compte de ces faits, nous pouvons nous interroger sur l'efficacité des stratégies de protection contre les ESD utilisées de façon conventionnelle pour protéger contre des stress de type système. L'ensemble des travaux de thèse présentés vise à l'amélioration de la robustesse, quant à ces nouvelles exigences, de composants analogiques dédiés aux applications portables (téléphonie, multimédia). En partant d'un cas concret, pour lequel il existe une grande différence de robustesse entre le produit alimenté et non-alimenté, nous présenterons les différents résultats d'analyse (analyse de défaillance, caractérisation électrique en impulsion de type TLP et VFTLP, simulations de type SPICE) qui nous ont conduits à proposer une solution de protection intégrée respectant les exigences.
Identifer | oai:union.ndltd.org:CCSD/oai:tel.archives-ouvertes.fr:tel-00849735 |
Date | 16 July 2013 |
Creators | Giraldo Torres, Sandra |
Publisher | Université Paul Sabatier - Toulouse III |
Source Sets | CCSD theses-EN-ligne, France |
Language | fra |
Detected Language | French |
Type | PhD thesis |
Page generated in 0.0017 seconds