Στα πλαίσια της παρούσας διπλωματικής εργασίας μελετήθηκαν οι
βασικές αρχές λειτουργίας και θορύβου στα Phase Locked Loops. Στη
συνέχεια σχεδιάστηκε το σχηματικό και το layout ενός PLL μικτού
σήματος στο λογισμικό σχεδίασης ολοκληρωμένων κυκλωμάτων,
Cadence IC5141. Το κύκλωμα αυτό λειτουργεί σαν συνθέτης
συχνοτήτων στην περιοχή των 5GHz, από μία συχνότητα αναφοράς
50MHz, έχει θόρυβο φάσης περίπου 88dBc στο 1MHz από το φορέα και
μέση κατανάλωση λιγότερο από 30mW. / Analysis of basic operation principles and noise performance of Phase Locked Loops. Design of a PLL (schematic and layout) in Cadence IC5141.
Identifer | oai:union.ndltd.org:upatras.gr/oai:nemertes:10889/5709 |
Date | 21 December 2012 |
Creators | Κορκοτσίδης, Στέλιος |
Contributors | Μπίρμπας, Αλέξιος, Korkotsides, Stelios, Καλύβας, Γρηγόριος |
Source Sets | University of Patras |
Language | gr |
Detected Language | Greek |
Type | Thesis |
Rights | 0 |
Page generated in 0.0017 seconds