Return to search

Untersuchungen zur Kostenoptimierung für Hardware Emulatoren durch Anwendung von Methoden der partiellen Laufzeitrekonfiguration / Investigations of cost optimizations for hardware emulation by using methods of partial dynamic reconfiguration

Der vorliegende Band der wissenschaftlichen Schriftenreihe Eingebettete Selbstorganisierende Systeme widmet sich der Optimierung von Hardware Emulatoren durch die Anwendung von Methoden der partiellen Laufzeitrekonfiguration.
An aktuelle Schaltkreis- und Systementwürfe werden zunehmend divergente Anforderungen gestellt. Einer sehr kurzen Entwicklungszeit für eine schnelle Markteinführung steht, um teure und aufwändige Re-Desings zu verhindern, eine möglichst umfangreiche Testabdeckung des Entwurfs gegenüber. Um die Zeit für die Tests zu reduzieren, kommen überwiegend FPGA-basierte HW-Emulatoren zum Einsatz. Durch den Einfluss der steigenden Komplexität aktueller Entwürfe auf die Emulator-Plattform reduziert sich jedoch signifikant die Performance der Emulatoren.
Die in Emulatoren eingesetzten FPGAs sind aber zunehmend partiell zur Laufzeit rekonfigurierbar. Der in der vorliegenden Arbeit umgesetzte Ansatz behandelt die Anwendung von Methoden der Laufzeitrekonfiguration auf dem Gebiet der Hardware-Emulation.
Dafür ist zunächst eine Partitionierung des zu testenden Entwurfs in möglichst funktional unabhängige Systemteile notwendig. Für eine optimierte und ressourceneffiziente Platzierung der einzelnen HW-Module während der Emulation, ist ein ebenfalls auf dem FPGA platziertes Kommunikationsnetzwerk implementiert.
Der vorgestellte Ansatz wird an verschiedenen Beispielen anschaulich illustriert. So kann der Leser die Mächtigkeit der entwickelten Methodik nachvollziehen und wird motiviert, das Verfahren auch auf weitere Anwendungsfälle zu übertragen. / Current circuit and system designs consist a lot of gate numbers and
divergent requirements. In contrast to a short development and time to
market schedule, the needs for perfect test coverage and quality are rising.

One approach to cover this problem is the FPGA based functional test of
electronic circuits.
State of the art FPGA platforms doesn't consist enough gates to support
fully custom designs.
The thesis catches this problem and gives some approaches to use partial
dynamic reconfiguration to solve the size problem.
A fully automated design flow demonstrates partial partitioning of designs,
modifications to use dynamic reconfiguration and its schedule.
At the end of the work, some examples demonstrates the power of the
approach.

Identiferoai:union.ndltd.org:DRESDEN/oai:qucosa.de:bsz:ch1-qucosa-115411
Date13 June 2013
CreatorsBeckert, René
ContributorsTU-Chemnitz, Fakultät für Informatik, TUDpress,, Prof. Dr. rer.nat. Wolfram Hardt, Prof. Dr.-Ing. Ulrich Heinkel, Prof. Dr. rer.nat. Wolfram Hardt, Prof. Dr.-Ing. Ulrich Heinkel, Prof. Dr. rer.nat. Christophe Bobda
PublisherUniversitätsbibliothek Chemnitz
Source SetsHochschulschriftenserver (HSSS) der SLUB Dresden
Languagedeu
Detected LanguageGerman
Typedoc-type:doctoralThesis
Formatapplication/pdf, text/plain, application/zip
Relationdcterms:isPartOf:Wissenschaftliche Schriftenreihe EINGEBETTETE, SELBSTORGANISIERENDE SYSTEME ; 7

Page generated in 0.0022 seconds