Return to search

Módulo IP de um Demultiplexador para o Subsistema Fluxo de Transporte- MPEG-2-Aderente ao Sistema Brasileiro de TV Digital

Made available in DSpace on 2015-05-14T12:36:55Z (GMT). No. of bitstreams: 1
arquivototal.pdf: 2141642 bytes, checksum: c8c8d7a9c0ea40b4a1ad5f10de888b74 (MD5)
Previous issue date: 2010-03-04 / Coordenação de Aperfeiçoamento de Pessoal de Nível Superior / In the Brazilian scenario, the development of hardware components through
computational methodologies and tools, available at affordable costs to education and
research centers have make it feasible to design blocks and integrated circuit modules up
to intellectual property IP level, focusing strategic areas of industry, specially those
dedicated to the components for the Brazilian Digital Television System (SBTVD). This
work deals with the architectural proposal development and validation for the Transport
Stream MPEG-2 TS Subsystem of SBTVD transport stream demultiplexer from its
specification and high-level modeling to its technology mapping implementation. As
specific results, the structural and functional requirements of Transport Stream Subsystem
MPEG-2 TS are detailed, the development of a software model for the demultiplexer and
of an environment containing MPEG-2 TS flows that can validate the compliance with the
SBTVD specification of models, an RTL-level MPEG-2 TS demultiplexer IP conceptual
proof implementation and validation and its prototyping with technology mapping for FPGA
and an ASIC design kit , are also presented. / No cenário brasileiro, o desenvolvimento de componentes de hardware através de
metodologias e ferramentas computacionais, disponibilizados a custos acessíveis a
centros de ensino e pesquisa tornou factível a possibilidade de se projetar até o nível de
propriedade intelectual IP, blocos e módulos de circuitos integrados para atender áreas
estratégicas da indústria, em especial aquelas voltadas aos componentes de produtos
aderentes ao Sistema Brasileiro de Televisão Digital (SBTVD). Este trabalho trata o
desenvolvimento e validação de uma proposta arquitetural para o Subsistema de Fluxo de
Transporte MPEG-2 TS demultiplexador de fluxo de transporte do SBTVD, desde sua
especificação e modelagem em alto-nível, até sua implementação no nível de
mapeamento tecnológico. Também estão apresentados resultados específicos como o
detalhamento dos requisitos estruturais e funcionais do Subsistema de Fluxo de
Transporte MPEG-2 TS, o desenvolvimento de um modelo em software para o
demultiplexador e de um ambiente contendo fluxos MPEG-2 TS capazes de validar a
conformidade dos modelos com a especificação do SBTVD, a implementação e validação
de uma prova de conceito para um demultiplexador MPEG-2 TS no nível RTL e sua
prototipagem com mapeamento tecnológico para FPGA e para um design kit de ASIC.

Identiferoai:union.ndltd.org:IBICT/oai:tede.biblioteca.ufpb.br:tede/6142
Date04 March 2010
CreatorsMedeiros, Leonardo
ContributorsCavalcanti, Antonio Carlos
PublisherUniversidade Federal da Paraí­ba, Programa de Pós Graduação em Informática, UFPB, BR, Informática
Source SetsIBICT Brazilian ETDs
LanguagePortuguese
Detected LanguagePortuguese
Typeinfo:eu-repo/semantics/publishedVersion, info:eu-repo/semantics/masterThesis
Formatapplication/pdf
Sourcereponame:Biblioteca Digital de Teses e Dissertações da UFPB, instname:Universidade Federal da Paraíba, instacron:UFPB
Rightsinfo:eu-repo/semantics/openAccess

Page generated in 0.0028 seconds