[pt] É apresentado um projeto para desenvolvimento de um
conversor tempo-digital. O projeto baseia-se no uso de um
oscilador como clock de referência, acoplado a uma linha
de retardo composta por células de retardo discretas. O
retardo total da linha é igual ao período do oscilador, de
modo que a cada ciclo apenas um pulso se propaga através
da linha. A medida de intervalos de tempo é composta pelo
registro da contagem do número de pulsos do oscilador
durante o intervalo, mas uma estimativa fina obtida a
partir da posição do pulso na linha de retardo no momento
de incidência dos sinais delimitadores do intervalo
medido. Um estudo detalhado da linha de retardo é
mostrado, indicando sua aplicabilidade para a tarefa em
questão. Deste estudo fica clara a necessidade de se
prever um circuito de acionamento (driver) que realize a
interface entre a linha de retardo e os circuitos
digitais. Este drive é projetado e testado. Simulações do
circuito completo (oscilador, linha reta de retardo,
drivers, registrador, codificador e contador) são feitas,
demostrando a viabilidade do projeto. Para a implementação
do conversor, foram utilizadas uma placa de circuito
impresso com quatro camadas e uma interface de aquisição
de dados. / [en] It is present a project to develop a Time to Digital
Converter. Project is based on use of a oscillator as a
clock coupled to a delay line compound by delay cells. The
total delay line is equal to the period of oscillator,
such for each eycle only a pulse cross the line. Measure
of these intervals of time is compound by recording the
numbers of oscillators pulses during these intervals,
added to a fine estimation from the interval. A detailed
study of delay line is showed, indicating its is
applicable. It is already important to project a driver
that realizes the interface between delay line and the
others digital circuits. This driver is projected and
tested. Complete circuit is simulated, (oscillator, delay
line, register, encoder and counter), showing that project
is applicable. A printed board crcuit with four layers and
a interface for processing data were developed.
Identifer | oai:union.ndltd.org:puc-rio.br/oai:MAXWELL.puc-rio.br:7448 |
Date | 08 November 2005 |
Creators | ANA LUCIA CAPECHI DE PINHO |
Contributors | JACQUES SZCZUPAK |
Publisher | MAXWELL |
Source Sets | PUC Rio |
Language | Portuguese |
Detected Language | Portuguese |
Type | TEXTO |
Page generated in 0.0018 seconds