Cette thèse présente le travail de conception, de fabrication et de test d'un processor à 4 qubits Josephson, avec un souci d’évolutivité. Les qubits ont une fréquence réglable et sont tous couplés à un unique bus de couplage, afin d’implémenter la porte à deux qubits iSWAP, sur n’importe quelle paire d'entre eux. Chaque qubit est aussi équipé d’un amplificateur Josephson à bifurcation (JBA). Le principe du processeur, le choix des paramètres, le design micro-onde ainsi que la fabrication sont décrits. Une première expérience montre la lecture simultanée, haute-fidélité et en un coup de tous les qubits, par une technique de multiplexage fréquentiel des signaux de lecture. Une seconde teste la fidélité de la porte à deux qubits iSWAP, qui apparait limitée par la décohérence intrinsèque des qubits. / This thesis presents our effort to design, fabricate and test a simple 4-Josephson qubit processor with scalability potential. The qubits are frequency tunable and are coupled to a shared coupling bus able to implement iSwap two-qubit gates on any pair of qubits. Each qubit is fitted with its own readout made of a Josephson bifurcation amplifier (JBA). The operation principle of the processor, the choice of parameters, the microwave layout design, as well as the fabrication processes are described. A first experiment demonstrates the simultaneous high-fidelity readout of all the qubits by frequency multiplexing of the JBA signals. A second one tests the two-qubit iSwap gate of the processor, the fidelity of which happens to be limited by the intrinsic qubit decoherence.
Identifer | oai:union.ndltd.org:theses.fr/2015PA066184 |
Date | 03 September 2015 |
Creators | Schmitt, Vivien |
Contributors | Paris 6, Estève, Daniel |
Source Sets | Dépôt national des thèses électroniques françaises |
Language | English |
Detected Language | French |
Type | Electronic Thesis or Dissertation, Text |
Page generated in 0.0026 seconds