Le transistor est la brique élémentaire des circuits intégrés présents dans tous les appareils électroniques. Années après années l’industrie de la microélectronique a amélioré les performances des circuits intégrés (rapidité, consommation énergétique) en réduisant les dimensions du transistor. De nos jours, en plus de la réduction de la taille du transistor d’autres techniques permettent de soutenir cette croissance: ce sont les « booster » technologiques. Les contraintes mécaniques ou encore le remplacement du Silicium par d’autres matériaux tels que germanium (Ge) et les matériaux semi-conducteurs de type III-V sont des exemples de booster technologiques. Grâce à la modélisation numérique, cette thèse propose d’étudier les effets de booster technologiques sur les performances électriques de la future génération de transistors. / The transistor is the elementary brick of Integrated circuits found in all electronic devices. Years after years the microelectronic industry has enhanced the performances of integrated circuits (speed and energy consumption) by downscaling the transistor. Nowadays besides the transistor’s downscaling, other techniques have been considered to maintain this growth: they are called technological boosters. Mechanical strain or new material, such as germanium (Ge) and III-V semiconductors, to replace Silicon are example of technological boosters. By the means of numerical quantum simulations and modeling, this these work propose a study of the effect of technological boosters on the electric performances of the next generation of transistors.
Identifer | oai:union.ndltd.org:theses.fr/2017AIXM0353 |
Date | 19 October 2017 |
Creators | Moussavou, Manel |
Contributors | Aix-Marseille, Bescond, Marc, Cavassilas, Nicolas |
Source Sets | Dépôt national des thèses électroniques françaises |
Language | English |
Detected Language | French |
Type | Electronic Thesis or Dissertation, Text |
Page generated in 0.0015 seconds