Este trabalho trata da retificação trifásica com elevado fator de potência. São mostradas algumas soluções encontradas na literatura. Dentre elas, optou-se pela utilização de um conversor trifásico autocomutado do tipo fonte de tensão (VSC), operando em modulação em largura de pulso (PWM). Apresenta-se a modelagem do conversor, que é utilizado para o projeto dos controladores responsáveis pelo rastreamento das correntes da rede CA e pela regulação da tensão CC. O projeto do controlador das correntes CA, baseado na estratégia de dead-beat, é mostrado de forma simples e intuitiva e é discutida a estabilidade deste controlador. O projeto do controlador PI utilizado para a regulação da tensão CC é baseado no modelo linearizado do conversor. É utilizado um algoritmo simples e eficiente para o bloco PLL, baseado na estratégia dead-beat. O comportamento do sistema completo é verificado teoricamente, por simulações numéricas e resultados experimentais, confirmando o excelente desempenho das estratégias de controle e do método de projeto propostos. São discutidos ainda os efeitos da variação nos parâmetros no desempenho e na estabilidade do sistema. / This study investigates three-phase rectifiers with high power factor. Some existing solutions in the literature are presented. One of them, the three-phase voltage source converter (VSC) rectifier with pulse width modulation (PWM) is chosen to be used. Converter modeling is presented and used to design a mains current tracking controller and a DC voltage regulator. AC current controlling based on the deadbeat strategy is presented in a simple and intuitive way, and the stability of this controller is discussed. The DC side PI controller is designed based on the linearized model of the converter. A simple and efficient PLL block algorithm, based on the deadbeat strategy is presented. The behavior of the complete system is verified theoretically, by numerical simulation and experimental results, confirming the excellent performance of the proposed control strategy and method of design. The effects of parameter mismatch on system performance and stability are also discussed.
Identifer | oai:union.ndltd.org:IBICT/oai:teses.usp.br:tde-19112004-151457 |
Date | 19 October 2004 |
Creators | Alisson Dias Junqueira |
Contributors | Lourenco Matakas Junior, Wilson Komatsu, Jose Antenor Pomilio |
Publisher | Universidade de São Paulo, Engenharia Elétrica, USP, BR |
Source Sets | IBICT Brazilian ETDs |
Language | Portuguese |
Detected Language | Portuguese |
Type | info:eu-repo/semantics/publishedVersion, info:eu-repo/semantics/masterThesis |
Source | reponame:Biblioteca Digital de Teses e Dissertações da USP, instname:Universidade de São Paulo, instacron:USP |
Rights | info:eu-repo/semantics/openAccess |
Page generated in 0.0011 seconds