Unser Forschungsvorhaben hat die Entwicklung, Analyse und Implementierung von Partitionierungsalgorithmen für industrierelevante Modelle kompletter Prozessorstrukturen mit mehreren Millionen Elementen auf der Gate-Ebene in Vorbereitung der parallelen zyklusbasierten Logiksimulation zum Ziel. Dabei verkörpern die von uns auf Basis der sequentiellen Simulatoren TEXSIM und MVLSIM entwickelten Simulatoren parallelTEXSIM, parallelMVLSIM und der im Berichtszeitraum realisierte dlbSIM das unmittelbare Anwendungsfeld. Aufbauend auf dem im bisherigen Projektverlauf entstandenen formalen Modell der parallelen Simulation, der hierarchichen Partitionierungsstrategie sowie den in diesem Rahmen entwickelten Partitionierungsalgorithmen konzentrierten wir uns in der laufenden Arbeit auf die Erweiterung des Parametrisierungskonzepts für Partitionierungsalgorithmen und die Beschleunigung der Partitionierung durch deren Parallelisierung.
Identifer | oai:union.ndltd.org:DRESDEN/oai:qucosa:de:qucosa:34539 |
Date | 16 July 2019 |
Creators | Spruth, Wilhelm G., Hering, Klaus, Haupt, Reiner, Petri, U. |
Publisher | Universität Leipzig |
Source Sets | Hochschulschriftenserver (HSSS) der SLUB Dresden |
Language | German |
Detected Language | German |
Type | info:eu-repo/semantics/publishedVersion, doc-type:book, info:eu-repo/semantics/book, doc-type:Text |
Source | Report / Institut für Informatik, Report / Institut für Informatik |
Rights | info:eu-repo/semantics/openAccess |
Relation | urn:nbn:de:bsz:15-qucosa2-343029, qucosa:34302 |
Page generated in 0.0018 seconds