De nos jours, les capteurs capacitifs sont largement utilisés dans la mesure de grandeurs physiques telles que le déplacement, l’humidité, la pression, etc. Cette large diffusion est principalement due au développement des technologies MEMS qui ont permis de réduire leur coût, leur taille et leur consommation. Pour mesurer ces variations de capacité, des interfaces de conditionnement électronique ont été développées afin d’obtenir un signal électrique exploitable tel qu’une tension, un courant, un temps, une fréquence ou directement une sortie numérique. C’est dans ce cadre que se positionne l’objectif de cette thèse ; étudier la faisabilité d’une mesure capacitive à sortie numérique à partir d’un pont actif, une architecture développée et brevetée par l’équipe Conception et Test de Microsystèmes du LIRMM pour le conditionnement de capteurs résistifs basse consommation. La conversion numérique utilisée est une modulation Sigma-Delta 1 bit du 1er ordre, relativement facile à implémenter, et donc bien adaptée à l’intégration, à la faible consommation et à la réalisation d’interfaces génériques. Pour le retour 1 bit, deux structures de contre réaction ont été proposées : une contre-réaction résistive et une capacitive. Les résultats théoriques sont comparés à des résultats de simulations et à des mesures obtenues à partir des prototypes fabriqués en technologie CMOS 0,35μm d’Austria MicroSystem (AMS). / Nowadays, capacitive sensors are widely used in the measurement of physical quantities such as displacement, humidity, pressure, etc. This wide dissemination is mainly due to the development of MEMS technologies that have reduced their cost, size and consumption. To measure these capacitance changes, sensor electronic interfaces have been developed to obtain an exploitable electrical signal such as voltage, current, time, frequency or directly a digital output. It is in this framework that the aim of this thesis is positioned ; to study the feasibility of a capacitive measurement with digital output from an active bridge, an architecture developed and patented by the Design and Test Microsystems team of LIRMM for conditioning low power resistive sensors. The digital conversion used is a one-bit first-order Sigma-Delta modulation that is relatively easy to implement, and is well adapted to integration, low power consumption and realization of generic sensor interfaces. Two feedback architectures have been proposed: a resistive feedback and a capacitive. The theoretical results are compared with the results of simulations and measurements obtained from prototypes fabricated using a 0.35μm CMOS technology from Austria MicroSystem (AMS).
Identifer | oai:union.ndltd.org:theses.fr/2016MONTT251 |
Date | 14 October 2016 |
Creators | Kongpark, Patcharee |
Contributors | Montpellier, Nouet, Pascal |
Source Sets | Dépôt national des thèses électroniques françaises |
Language | French |
Detected Language | French |
Type | Electronic Thesis or Dissertation, Text |
Page generated in 0.0017 seconds