Dissertação (mestrado)—Universidade de Brasília, Faculdade de Tecnologia, Departamento de Engenharia Elétrica, 2007. / Submitted by Priscilla Brito Oliveira (priscilla.b.oliveira@gmail.com) on 2009-12-11T13:08:02Z
No. of bitstreams: 1
2007_FabricioSchlag.pdf: 1044054 bytes, checksum: 8539e9a1a0ace0d4a2763de258659874 (MD5) / Approved for entry into archive by Lucila Saraiva(lucilasaraiva1@gmail.com) on 2010-01-18T20:37:19Z (GMT) No. of bitstreams: 1
2007_FabricioSchlag.pdf: 1044054 bytes, checksum: 8539e9a1a0ace0d4a2763de258659874 (MD5) / Made available in DSpace on 2010-01-18T20:37:19Z (GMT). No. of bitstreams: 1
2007_FabricioSchlag.pdf: 1044054 bytes, checksum: 8539e9a1a0ace0d4a2763de258659874 (MD5)
Previous issue date: 2007-07 / Esta dissertação de mestrado apresenta o estudo de um RTOS (Real Time Operating System) para fazer parte de um sistema em chip reconfigurável podendo ser utilizado em diversas aplicações. Os componentes do sistema em chip são: processador de 32 bits, um FPGA (Field Programmable Gate Array) mapeado em memória, blocos de RF (Rádio- Freqüência) e matriz de sensores de imagem tipo APS (Active Pixel Sensor). Para a especificação e projeto do RTOS proposto foi utilizada uma solução em ambiente operacional linux (eCos) com a possibilidade de simular e validar a proposta em computador com arquitetura x86 oferecendo portabilidade a outros tipos de arquitetura com suas aplicações voltadas para sistema em chip reconfigurável. _______________________________________________________________________________________ ABSTRACT / This Master's Degree dissertation presents the study of a RTOS (Real Time Operating System) for a reconfigurable system on chip that can be used in several applications. The components of the system on chip are: a 32-bit RISC microprocessor, a memory-mapped FPGA (Field Programmable Gate Array), RF (Radio-Frequency) blocks, and an APS (Active Sensor Pixel) image sensor array. A solution in Linux Operating System (eCos) was used for the specification and project of the proposed RTOS. The developed solution was simulated and validated in a x86 computer architecture. The portability of that solution to other architectures with applications based on reconfigurable systems on chip, was also verified.
Identifer | oai:union.ndltd.org:IBICT/oai:repositorio.unb.br:10482/3307 |
Date | 07 1900 |
Creators | Schlag, Fabricio |
Contributors | Costa, José Camargo da |
Source Sets | IBICT Brazilian ETDs |
Language | Portuguese |
Detected Language | Portuguese |
Type | info:eu-repo/semantics/publishedVersion, info:eu-repo/semantics/masterThesis |
Source | reponame:Repositório Institucional da UnB, instname:Universidade de Brasília, instacron:UNB |
Rights | info:eu-repo/semantics/openAccess |
Page generated in 0.0021 seconds