Os satélites e veículos espaciais são expostos a cargas dinâmicas de diferentes naturezas, como harmônica, aleatória, acústica e choques mecânicos. Essas condições severas são transmitidas da estrutura primária do satélite até os equipamentos embarcados, podendo causar a falha da missão devido à fadiga dos componentes eletrônicos. O autor apresenta um modelo analítico novo para avaliar a vida útil de componentes eletrônicos (capacitores, chips, osciladores etc) montados em placas de circuito impresso (PCI). O dano em fadiga é calculado pelo deslocamento relativo entre PCI e componente, rigidez dos terminais, assim como pelos modos naturais de vibrar da PCI e do próprio componente. Métodos estatísticos são utilizados para contagem de ciclos de fadiga. O modelo é aplicado a testes de fadiga experimentais disponíveis na literatura. Os resultados analíticos apresentam a mesma ordem de grandeza dos experimentais.
Identifer | oai:union.ndltd.org:IBICT/oai:agregador.ibict.br.BDTD_ITA:oai:ita.br:3362 |
Date | 19 November 2015 |
Creators | Bruno de Castro Braz |
Contributors | Flávio Luiz de Silva Bussamra |
Publisher | Instituto Tecnológico de Aeronáutica |
Source Sets | IBICT Brazilian ETDs |
Language | Portuguese |
Detected Language | Portuguese |
Type | info:eu-repo/semantics/publishedVersion, info:eu-repo/semantics/masterThesis |
Format | application/pdf |
Source | reponame:Biblioteca Digital de Teses e Dissertações do ITA, instname:Instituto Tecnológico de Aeronáutica, instacron:ITA |
Rights | info:eu-repo/semantics/openAccess |
Page generated in 0.0018 seconds