Return to search

Hardware dedicado à proteção diferencial de transformadores de potência

Dissertação (mestrado)—Universidade de Brasília, Faculdade de Tecnologia, Departamento de Engenharia Elétrica, 2016. / Submitted by Albânia Cézar de Melo (albania@bce.unb.br) on 2017-01-25T13:46:03Z
No. of bitstreams: 1
2016_IvoSilveiradosSantosFilho.pdf: 4860494 bytes, checksum: 701691a41b43a4fb44c64498adb91839 (MD5) / Approved for entry into archive by Raquel Viana(raquelviana@bce.unb.br) on 2017-03-14T18:48:00Z (GMT) No. of bitstreams: 1
2016_IvoSilveiradosSantosFilho.pdf: 4860494 bytes, checksum: 701691a41b43a4fb44c64498adb91839 (MD5) / Made available in DSpace on 2017-03-14T18:48:00Z (GMT). No. of bitstreams: 1
2016_IvoSilveiradosSantosFilho.pdf: 4860494 bytes, checksum: 701691a41b43a4fb44c64498adb91839 (MD5) / Apresentam-se nessa dissertação os resultados da primeira implementação em hardware dos algoritmos de proteção diferencial de transformadores pesquisados no âmbito do Laboratório de Proteção de Sistemas Elétricos – LAPSE da Universidade de Brasília. Foram desenvolvidos dois dispositivos: um hardware microprocessado e um SOC (System on a Chip) em FPGA (Field Programmable Gate Array). Por intermédio de casos simulados no software ATP (Alternative Transient Program), foram testados os comportamentos das funções diferenciais de fase (87T), de sequência negativa (87Q) e de falta à terra restrita (87REF), bem como o bloqueio por harmônicos capaz de detectar correntes de inrush. Os resultados obtidos indicam desempenho satisfatório no que concerne à velocidade e robustez verificados em dispositivos disponíveis no mercado. Além disso, o trabalho desenvolvido apresenta metodologia de desenvolvimento de hardware que pode ser aplicada a outros algoritmos de proteção de sistemas de potência desenvolvidos no LAPSE, além da proteção diferencial de transformadores, permitindo a verificação de suas eficácias frente a situações reais ou simuladas. / The results of the first hardware implementation of the transformer differential protection algorithms researched in the scope of the Electrical Systems Protection Laboratory - LAPSE of the University of Brasilia are presented in this dissertation. Two devices were developed: a microprocessor-based hardware and a FPGA (Field Programmable Gate Array) SOC (System on a Chip). Through simulated cases in software ATP (Alternative Transient Program), the behavior of the phase differential function (87T), the negative sequence (87Q) and restricted earth fault (87REF) have been tested, as well as a blocking harmonic module able to detect inrush currents. The results indicate satisfactory performance with regard to the speed and robustness verified in devices available in the market. In addition, the developed work presents methodology of hardware development that can be applied to other algorithms of protection of power systems developed in the LAPSE, besides the differential protection of transformers, allowing the verification of their efficacies through real or simulated situations.

Identiferoai:union.ndltd.org:IBICT/oai:repositorio.unb.br:10482/22906
Date12 December 2016
CreatorsSantos Filho, Ivo Silveira dos
ContributorsSilva, Kleber Melo e
Source SetsIBICT Brazilian ETDs
LanguagePortuguese
Detected LanguagePortuguese
Typeinfo:eu-repo/semantics/publishedVersion, info:eu-repo/semantics/masterThesis
Sourcereponame:Repositório Institucional da UnB, instname:Universidade de Brasília, instacron:UNB
RightsA concessão da licença deste item refere-se ao termo de autorização impresso assinado pelo autor com as seguintes condições: Na qualidade de titular dos direitos de autor da publicação, autorizo a Universidade de Brasília e o IBICT a disponibilizar por meio dos sites www.bce.unb.br, www.ibict.br, http://hercules.vtls.com/cgi-bin/ndltd/chameleon?lng=pt&skin=ndltd sem ressarcimento dos direitos autorais, de acordo com a Lei nº 9610/98, o texto integral da obra disponibilizada, conforme permissões assinaladas, para fins de leitura, impressão e/ou download, a título de divulgação da produção científica brasileira, a partir desta data., info:eu-repo/semantics/openAccess

Page generated in 0.0142 seconds