• Refine Query
  • Source
  • Publication year
  • to
  • Language
  • 236
  • 7
  • 4
  • 3
  • 3
  • 3
  • 2
  • 2
  • 2
  • 2
  • 1
  • 1
  • Tagged with
  • 253
  • 117
  • 89
  • 72
  • 57
  • 53
  • 51
  • 50
  • 48
  • 43
  • 37
  • 35
  • 34
  • 34
  • 31
  • About
  • The Global ETD Search service is a free service for researchers to find electronic theses and dissertations. This service is provided by the Networked Digital Library of Theses and Dissertations.
    Our metadata is collected from universities around the world. If you manage a university/consortium/country archive and want to be added, details can be found on the NDLTD website.
61

Compressão progressiva de imagens usando DCT e codigo de Golomb

Oliveira, Fabricio Correa de Araujo 02 August 2018 (has links)
Orientador : Max Henrique Machado Costa / Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica e de Computação / Made available in DSpace on 2018-08-02T20:04:46Z (GMT). No. of bitstreams: 1 Oliveira_FabricioCorreadeAraujo_M.pdf: 1139429 bytes, checksum: 099ebea5712f5fca3138f7018e9ff682 (MD5) Previous issue date: 2002 / Mestrado
62

Funções ordens fracas e a distancia minima dos codigos geometricos de Goppa

Silva, Ercílio Carvalho da 30 July 2004 (has links)
Orientador: Fernando Eduardo Torres Orihuela / Tese (doutorado) - Universidade Estadual de Campinas. Instituto de Matemática, Estatística e Computação Científica / Made available in DSpace on 2018-08-03T23:57:41Z (GMT). No. of bitstreams: 1 Silva_ErcilioCarvalho_D.pdf: 325874 bytes, checksum: d9e2b3d0bfa8443874c08e8ad78d0b45 (MD5) Previous issue date: 2004 / Resumo: Como uma generalizacao do conceito de Função Ordem, introduzido por T. Høholdt, J. H. van Lint e R. Pellikaan, nesta tese apresentamos a nocao de Funcao Ordem Fraca com o objetivo de obter construcoes alternativas dos codigos geometricos de Goppa. Os codigos obtidos por Høholdt, van Lint e Pellikaan estao tipicamente associados aos codigos pontuais de Goppa; ja os nossos, correspondem aos codigos bi-pontuais. Em varios destes casos, a cota inferior para a distancia m'inima do codigo e melhor que qualquer cota correspondente conhecida na literatura / Abstract: Hoholdt, van Lint and Pellikaan introduced the order functions and apply them to the construction of good codes. For the case of curves, their theory fits very well for the so-called one-point Goppa codes. In this work we define the notion of ¿weak order function¿and show that we can construct good two-point Goppa codes / Doutorado / Matematica / Doutor em Matemática
63

Codigos de treliça fixos e variantes no tempo

Palazzo Júnior, Reginaldo, 1951- 15 July 2018 (has links)
Tese (livre-docencia) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica / Made available in DSpace on 2018-07-15T01:13:46Z (GMT). No. of bitstreams: 1 PalazzoJunior_Reginaldo_LD.pdf: 6624330 bytes, checksum: 122b08f938ace4c9e54a3b41dbb9edff (MD5) Previous issue date: 1987 / Resumo: Neste trabalho procuramos estabelecer os conceitos e métodos utilizados no desenvolvimento das pesquisas sobre códigos de treliça dando um novo enfoque aos problemas: a) de determinação dos códigos ótimos invariantes no tempo sobre o corpo de Galois com q elementos, sob o critério de mínima Pb através da equivalência com o problema de otimização combina-torial; b) de determinação dos códigos ótimos variantes no tempo, sob o critério minimização da função enumeradora; c) equivalência do problema tratado em a) com aplicações em crip tografia; d) determinação da função enumeradora (generalizada) para códigos de treliça não lineares com aplicações em Múltiplo Acesso, Modulação por Sobreposição, Resposta Parcial, Modulação por Codificação de Treliça e etc... / Abstract: Not informed / Tese (livre-docencia) - Univer / Teoria de Informação e Codificação / Livre-Docente em Engenharia Eletrica
64

Interfaces de entrada e saida para um CODEC de video

Sarno Filho, Elio Pithon 25 September 1989 (has links)
Orientador: Yuzo Iano / Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica / Made available in DSpace on 2018-07-15T06:07:27Z (GMT). No. of bitstreams: 1 SarnoFilho_ElioPithon_M.pdf: 8017374 bytes, checksum: ef46de5c8bf3bb1132c5a327c99916cf (MD5) Previous issue date: 1989 / Resumo: Não informado / Abstract: Not informed. / Mestrado / Mestre em Engenharia Elétrica
65

Codificação e capacidade de canal de um laser caotico

Moraes, Renato Mariz de 24 September 1998 (has links)
Orientadores: Reginaldo Palazzo Jr., Bartolomeu Ferreira Uchoa Filho, Jose Roberto Rios Leite / Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica e de Computação / Made available in DSpace on 2018-07-24T01:06:41Z (GMT). No. of bitstreams: 1 Moraes_RenatoMarizde_M.pdf: 3757333 bytes, checksum: bf084abf0b5bd188b065e4a956a84c7e (MD5) Previous issue date: 1998 / Resumo: Nesta dissertação estabelecemos um método sistemático para a determinação da capacidade de canal e da taxa de codificação a ser utilizada em sistemas caóticos, empregando o laser de 'C¿¿O IND. 2¿ com absorvedor saturável como o modelo do sistema não-linear em estudo. Primeiramente descrevemos de maneira breve o modelo matemático do laser, apresentando as equações diferenciais, séries temporais, diagramas de fase, diagramas de bifurcação, seções de Poincaré e construção dos mapas de retorno, o que permitiu-nos obter a dinâmica simbólica para três regimes caóticos. Em seguida recordamos os conceitos de Claude E. Shannon para a caracterização de canais discretos sem ruído e através de seus teoremas fazemos uma associação da simbologia dinâmica do laser com caminhos em um grafo completo. Também comparamos o conceito de entropia topológica e capacidade de canal. Por fim, apresentamos uma proposta de codificação para o laser de 'C¿¿O IND. 2¿ caótico, que para efeitos da Teoria de Comunicações foi tratado como um canal discreto sem ruído apresentando restrições nos conjuntos de seqüências dos símbolos transmitidos. ...Observação: O resumo, na íntegra, poderá ser visualizado no texto completo da tese digital / Abstract: In this dissertation we establish a systematic procedure to determine the channel capacity and the coding rate to be used in chaotic systems, employing the 'C¿¿O IND. 2¿ laser containing a saturable absorber as the model of the nonlinear system in consideration. First, we describe shortly the mathematical model of the laser, presenting the differencial equations, temporal series, phase diagrams, bifurcation diagrams, Poincaré sections and return map construction, which allow us to obtain the symbolic dynamics of three chaotic regimes. To enter the subject of communication, we recall the original Claude E. Shannon's concepts about the characterization of discrete noiseless channels and by using the source coding theorem we make an association of laser symbolic dynamics with branches in a linear complete graph. Also we compare the topological entropy concept with the channel capacity one. Finally, we propose a coding scheme to the chaotic 'C¿¿O IND. 2¿ laser by considering it as a discrete noiseless channel with constraints in the set of transmitted symbol sequences. ...Note: The complete abstract is available with the full electronic digital thesis or dissertations / Mestrado / Mestre em Engenharia Elétrica
66

Codificação e decodificação de arquivo de facsimile-G3/CCITT

Khalifa, Elhadi Ahmed. 04 November 1994 (has links)
Orientador: João Yabu-Uti / Dissertação (mestrado) - Universidade Estadual de Campinas. Faculdade de Engenharia Eletrica / Made available in DSpace on 2018-07-19T23:38:10Z (GMT). No. of bitstreams: 1 Khalifa_ElhadiAhmed._M.pdf: 6289563 bytes, checksum: 8017c80fd3e193bfd33082abf5e1d780 (MD5) Previous issue date: 1994 / Resumo: Não informado / Abstract: Not informed. / Mestrado / Eletronica e Comunicações / Mestre em Engenharia Elétrica
67

Coprojeto de um decodificador de áudio AAC-LC em FPGA

Sampaio, Renato Coral 07 1900 (has links)
Dissertação (mestrado)—Universidade de Brasília, Instituto de Ciências Exatas, Departamento de Ciência da Computação, 2013. / Submitted by Alaíde Gonçalves dos Santos (alaide@unb.br) on 2014-01-21T10:04:59Z No. of bitstreams: 1 2013_RenatoCoralSampaio.pdf: 3776105 bytes, checksum: ec34db0ab9261723cadcfe2fd5f9432e (MD5) / Approved for entry into archive by Guimaraes Jacqueline(jacqueline.guimaraes@bce.unb.br) on 2014-02-14T11:52:25Z (GMT) No. of bitstreams: 1 2013_RenatoCoralSampaio.pdf: 3776105 bytes, checksum: ec34db0ab9261723cadcfe2fd5f9432e (MD5) / Made available in DSpace on 2014-02-14T11:52:25Z (GMT). No. of bitstreams: 1 2013_RenatoCoralSampaio.pdf: 3776105 bytes, checksum: ec34db0ab9261723cadcfe2fd5f9432e (MD5) / A Codificação de áudio está presente hoje nos mais diversos aparelhos eletrônicos desde o rádio, a televisão, o computador, os tocadores de música portáteis e nos celulares. Em 2007, o governo do Brasil definiu o padrão do Sistema Brasileiro de TV Digital (SBTVD) que adotou o AAC Advanced Audio Coding para codificação de áudio. Neste trabalho, utilizamos a abordagem de coprojeto combinando software e hardware para implementar uma solução de alto desempenho e baixo consumo de energia em um FPGA, capaz de decodificar até 6 canais de áudio em tempo real. Apresentamos os detalhes da solução bem como os testes de desempenho e qualidade. Por fim, apresentamos os resultados de utilização de hardware e performance juntamente com uma comparação com as demais soluções encontradas na literatura. _______________________________________________________________________________________ ABSTRACT / Audio Coding is present today in many electronic devices. It can be found in radio, tv, computers, portable audio players and mobile phones. In 2007 the Brazilian Government defined the brazilian Digital TV System standard (SBTVD) and adopted the AAC - Advanced Audio Coding as the audio codec. In this work we use the co-design of hardware and software approach to implement a high performance and low energy solution on an FPGA, able to decode up to 6 channels of audio in real-time. The solution architecture and details are presented along with performance and quality tests. Finally, hardware usage and performance results are presented and compared to other solutions found in literature.
68

Sistema de codificão de video baseado em transformadas tridimensionais, rapidas e progressivas / Video coding system based on three dimensional, fast and progressive transforms

Testoni, Vanessa 02 September 2007 (has links)
Orientadores: Max Henrique Machado Costa, Leonardo de Souza Mendes / Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica e de Computação / Made available in DSpace on 2018-08-08T14:35:04Z (GMT). No. of bitstreams: 1 Testoni_Vanessa_M.pdf: 4002014 bytes, checksum: 340fce287ea15c5d681c3f317544e1ab (MD5) Previous issue date: 2007 / Resumo: As pesquisas na área de codificação de vídeo buscam técnicas que alcancem taxas de compressão cada vez mais altas. O aumento da compressão é obtido ao custo do aumento da complexidade dos algoritmos de codificação, que é suportado pelo também constante aumento da capacidade dos processadores. Entretanto, em alguns cenários de codificação e transmissão de vídeo, a utilização destes processadores de alta capacidade não é possível ou desejada. Isso exige o desenvolvimento de codificadores de vídeo focados na obtenção de tempos de processamento reduzido e na utilização de poucos recursos computacionais, tais como o sistema de codificação apresentado neste trabalho. Para o desenvolvimento deste sistema foi utilizada a transformada de Hadamard tridimensional implementada de forma otimizada e um codificador adaptativo de Golomb por planos de bits que acrescenta ao sistema a desejável característica de ser progressivo. A implementação do sistema é adaptada para realizar somente operações matemáticas rápidas e alocar pouca memória computacional. Mesmo com a utilização destas técnicas focadas em rapidez, foram obtidos bons resultados experimentais em termos da razão de sinal de pico por ruído em função da taxa de bits por pixel / Abstract: The research on video coding systems has always been looking for techniques that can reach the highest possible compression rate. This compression rate increase is generally achieved by means of increased coding complexity, which is supported by the continuous increase verified in computational power. However, in some video coding and transmission situations, the use of high capacity processors is not possible or desirable. These situations require the development of video coders focused on the achievement of reduced execution times and on the requirement of few computational resources, just as the video coding system proposed in this dissertation. The proposed system uses three dimensional Hadamard transforms, implemented in an efficient way, and adaptive entropy coding with Golomb codes applied to bit planes, whichs adds to the system the desirable characteristic of being progressive. The computational system implementation is designed to perform only fast mathematical operations and to require small computational memory. Even with the use of these constrained techniques, good experimental results, in terms of peak signal to noise ratio (PSNR) versus pixel bit-rate were achieved. / Mestrado / Telecomunicações e Telemática / Mestre em Engenharia Elétrica
69

Codificação Eficiente de Sinais de Eletrocardiograma / Efficient Coding of ECG signals

Araújo, Enio Aguiar de 28 May 2010 (has links)
Made available in DSpace on 2016-08-17T14:53:09Z (GMT). No. of bitstreams: 1 Enio Aguiar de Araujo.pdf: 4163087 bytes, checksum: 164f9ddea4dce2f8f19d8e66d5e8294f (MD5) Previous issue date: 2010-05-28 / Typically, in the digital processing of electrocardiography signal, linear transformations are used to turn the signals more tractable in accordance to some application. For applications such as classification or data compression, it usually aimed to reduce the redundancy present in the signals, increasing the potential of the applications. There are various methods usually used for the task, the Fourier transform, the wavelet transform and principal component analysis. All those methods have any sort of limitation, being the use of a predefined space, orthogonal spaces or the limitations to second order statistics. In this work we propose the use of the independent component analysis method for the encoding of the ECG signals, using as theoretical basis the neuroscience concept of efficient coding. Two important results were found, the basis functions space generated by the proposed method is different from the spaces seen on the usual methods, and, on average, the method can reduce the redundancy of the signal. We concluded that the traditional methods might not exploit the coding potential of ECG signals due to their limitations, and also that ICA might be a reliable method for improving the performance comparing to the current systems. / Tipicamente, em processamento digital de sinais de eletrocardiografia, são utilizadas transformações lineares visando tornar os sinais mais tratáveis de acordo com a aplicação. Para aplicações como classificação ou compressão de dados, normalmente temse como objetivo dessas transformações, reduzir a redundãncia presente nesses sinais, o que aumenta o potencial dessas aplicações. Existem diversos métodos usualmente utilizados para essa tarefa, como a transformada de Fourier, a transformada de Wavelets, e análise de componentes principais. Todos esses métodos tem alguma limitação, seja a utilização de um espaço predefinido e ortogonal ou utilizar apenas estatística de segunda ordem. Neste trabalho propomos a utilização do método de análise de componentes independentes para a codificação de sinais de ECG utilizando como base o conceito da neurociência de codificação eficiente. Dois resultados importantes foram obtidos, o espaço de funções bases gerado pelo método proposto se diferencia dos espaços de transformações utilizados usualmente, e, em média, o método proposto teve maior capacidade de reduzir a redundância dos sinais. Concluímos que os métodos tradicionais podem não explorar ao máximo o potencial de codificação de sinais de ECG devido às suas limitações, e que ICA pode ser um método plausível para melhorarmos os sistemas atualmente utilizados.
70

Arquiteturas de hardware de baixa potência para codificação de vídeo usando operadores aritméticos de codificação híbrida

Ferreira, Rafael dos Santos 16 February 2017 (has links)
Submitted by Cristiane Chim (cristiane.chim@ucpel.edu.br) on 2017-04-10T13:20:18Z No. of bitstreams: 1 rafael dos santos.pdf: 1289811 bytes, checksum: 54a9a86d2ea3e9ebe786970bab2db37b (MD5) / Made available in DSpace on 2017-04-10T13:20:18Z (GMT). No. of bitstreams: 1 rafael dos santos.pdf: 1289811 bytes, checksum: 54a9a86d2ea3e9ebe786970bab2db37b (MD5) Previous issue date: 2017-02-16 / Video coding is one of the rapidly expanding areas. More and more companies are investing in this area. The transmission and storage of videos in raw form is costly and often impractical, as in the case of ultra high definition videos (UHD). With this goal the video encoders and video coding standards arise, such as the HEVC, focus of this work. With the HEVC it is possible to compress a video with approximately half the number of bits that its predecessor, the H.264/AVC, maintaining practically the same quality characteristics of the original video. In this way, the development of specific integrated circuits for video processing is an important activity in the area of digital systems research, since software solutions generally do not achieve the performance and energy efficiency necessary for several applications, especially for mobile devices. Motivated by the need for low power consumption, this work applies the Hybrid coding concept, whose purpose is to divide the operands into groups of m bits, coding each group using the Gray code, and using the behavior of the binary code to propagate the carry between the groups. Thus, the number of transitions in each group can be reduced and a regular structure can be obtained, where the least significant groups of the result depend only on the least significant groups of operators, thus reducing the number of transitions between bits. The goal of this work is the implementation of hardware architectures for modules of the HEVC video coding standard using arithmetic operators of hybrid coding, aiming the low energy consumption. The study explores the feasibility of using hybrid coding in video coding, and quantifying the gain in power and energy of such operators. The work seeks to identify which HEVC modules are most suitable for the employment of such operators, aiming for greater reductions in energy consumption. Hardware architectures for the Interpolation (for fractional motion estimation), the calculation of SAD - Sum of Absolute Differences, and for Quantization, were developed. In addition, the work proposes two new hybrid adders, and their use in video coding module architectures. Results show a power reduction of the architectures using hybrid encoding arithmetic operators, when compared to the same architecture using conventional arithmetic operators, with binary coding. / A codificação de vídeo é uma das áreas que está em grande expansão. Cada vez mais empresas estão investindo nesta área. A transmissão e o armazenamento de vídeos na forma bruta é custosa e muitas vezes impraticável, como no caso de vídeos de definição ultra alta (Ultra High Definition - UHD). Com este objetivo surgiram os codificadores de vídeo e os padrões de codificação de vídeo, tal como o HEVC, foco deste trabalho. Com o HEVC é possível comprimir um vídeo com aproximadamente metade do número de bits que o seu antecessor, o H.264/AVC, mantendo praticamente as mesmas características de qualidade do vídeo original. Desta forma, o desenvolvimento de circuitos integrados específicos para processamento de vídeo é uma atividade importante na área de pesquisa de sistemas digitais, uma vez que soluções em software geralmente não atingem desempenho e eficiência energética necessários para diversas aplicações, em especial para dispositivos móveis. Motivado pela necessidade de baixo consumo energético, este trabalho aplica o conceito de codificação híbrida, que tem por finalidade dividir os operandos em grupos de m bits, codificando cada grupo, utilizando o código Gray e, ainda, utilizando o comportamento do código binário para propagar o carry entre os grupos. Assim, o número de transições em cada grupo pode ser reduzido e uma estrutura regular pode ser obtida, onde os grupos menos significativos do resultado dependem somente dos grupos menos significativos dos operadores, reduzindo assim o número de transições entre bits. A proposta deste trabalho é a implementação de arquiteturas de hardware para módulos do padrão de codificação de vídeo HEVC utilizando operadores aritméticos de codificação híbrida, visando o baixo consumo energético. O estudo explora a viabilidade do uso da codificação híbrida na codificação de vídeo, e a quantificação do ganho em potência e energia de tais operadores. O trabalho também procura identificar quais módulos do HEVC são mais adequados para o emprego de tais operadores, visando maiores reduções no consumo de energia. Foram desenvolvidas arquiteturas de hardware para os módulos de interpolação (para estimação de movimento fracionário), para o cálculo do SAD – Soma das Diferenças Absolutas e para a Quantização. Além disso, o trabalho propõe dois novos somadores híbridos e seu uso em arquiteturas de módulos de codificação de vídeo. Resultados mostram redução de potência das arquiteturas usando os operadores aritméticos de codificação híbrida, quando comparado a mesma arquitetura usando operadores aritméticos convencionais, com codificação binária.

Page generated in 0.0658 seconds