Spelling suggestions: "subject:"conversores dde nível."" "subject:"conversores dee nível.""
1 |
Redução da potência dinâmica de circuitos integrados através da utilização de múltiplas tensões de alimentaçãoda Silva Clemente, Gabriela 31 January 2010 (has links)
Made available in DSpace on 2014-06-12T15:57:04Z (GMT). No. of bitstreams: 2
arquivo3137_1.pdf: 1263423 bytes, checksum: 6193c47086f4fa0833586f510e15f675 (MD5)
license.txt: 1748 bytes, checksum: 8a4605be74aa9ea9d79846c1fba20a33 (MD5)
Previous issue date: 2010 / Atualmente, a redução do consumo de potência é um dos principais desafios no
domínio de projeto de circuitos integrados digitais. A evolução da tecnologia de fabricação
dos circuitos integrados, chegando a dimensões nanométricas nos dias atuais, torna os
problemas relacionados ao consumo de potência ainda mais críticos devido à alta densidade
de transistores no chip. Apesar do crescente aumento do consumo de potência estática, a
potência dinâmica, dissipada quando o nível lógico do transistor está em transição, ainda
representa uma fração significante da potência consumida pelos dispositivos eletrônicos. A
proposta deste trabalho é prover uma revisão das abordagens desenvolvidas com a finalidade
de reduzir a potência dinâmica de circuitos integrados no nível de porta lógica utilizando a
técnica Multi-VDD e, além disso, propor melhorias em uma das metodologias estudadas. A
técnica Multi-VDD detecta as portas lógicas do circuito que podem ter suas tensões de
alimentação reduzidas sem que violações de tempo sejam inseridas no circuito. Para manter a
integridade dos sinais do circuito, eventualmente, células especiais chamadas conversores de
nível precisam ser inseridas no circuito. O algoritmo proposto foi validado através de sua
aplicação em circuitos do benchmark ISCAS85. Os resultados obtidos foram bastante
satisfatórios atingindo em média uma redução de potência de 18,31% em relação ao consumo
de potência dinâmica inicial quando se utilizou uma restrição de tempo menos conservadora,
e de 4,27% com uma restrição de tempo conservadora
|
Page generated in 0.0596 seconds