• Refine Query
  • Source
  • Publication year
  • to
  • Language
  • 2
  • 1
  • 1
  • Tagged with
  • 4
  • 4
  • 3
  • 2
  • 2
  • 2
  • 2
  • 2
  • 2
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • About
  • The Global ETD Search service is a free service for researchers to find electronic theses and dissertations. This service is provided by the Networked Digital Library of Theses and Dissertations.
    Our metadata is collected from universities around the world. If you manage a university/consortium/country archive and want to be added, details can be found on the NDLTD website.
1

DIGITAL IMPLEMENTATION OF A BPSK DEMODULATOR

Meier, Robert C. 10 1900 (has links)
International Telemetering Conference Proceedings / October 26-29, 1992 / Town and Country Hotel and Convention Center, San Diego, California / Some Telemetry systems today receive a binary phase shift keying modulation format. Typically, to demodulate BPSK requires using a carrier synchronizer followed by a bit synchronizer. Demodulation of BPSK can be accomplished using digital signal processing techniques to implement both synchronizers. This paper describes a digital system that demodulates a 16 KHZ, 2KBPS BPSK signal. In order to evaluate these techniques, the theory of operation was evaluated. Additionally, a computer simulation of the demodulator was developed. The computer simulation was implemented using Pascal. The techniques were optimized to give maximum performance while requiring minimum hardware and power in an actual implementation.
2

A UNIQUE "CARD-BASED" FM/PM/BPSK IF RECEIVE FOR SATELLITE DATA RECEPTION

Lam, Daniel-Hung, Moyes, Robert 10 1900 (has links)
International Telemetering Conference Proceedings / October 17-20, 1994 / Town & Country Hotel and Conference Center, San Diego, California / This paper discusses the design and performance of the FM/PM/BPSK "personal computer card-based" receiver. In PSK, a carrier recovery technique must be used for signal demodulation. Costas loop is a well known method and is the basis in the design of the BPSK demodulation. A new design approach employing digital Box Car arm filters is used to improve receiver performance and flexibility. Detail design and performance of the digital Costas loop will be explored in a later section. A classical technique is employed for Phase demodulation with the use of tracking Phase Lock Loop. Frequency demodulation is designed around a simple, single FM discriminator IC.
3

Détection Optique Homodyne: application à la cryptographie quantique

Xu, Qing 28 April 2009 (has links) (PDF)
Les réseaux et systèmes de télécommunications mondiaux fondent aujourd'hui leur confidentialité sur la cryptographie classique, qui repose sur des hypothèses mathématiques fragiles. La distribution quantique de clef (QKD) est aujourd'hui la seule façon connue pour distribuer des clefs avec une sécurité inconditionnelle. Ce travail de thèse contribue à combler de manière pluridisciplinaire et polyvalente le gap entre les limites physiques fondamentales et l'implémentation expérimentale, en termes de vitesse, fiabilité et robustesse. Dans un premier temps, nous avons donc proposé une implémentation du protocole BB84 utilisant les états de phase cohérents. Le récepteur homodyne a été conçu de manière à compenser les fluctuations de phase et de polarisation dans les interféromètres, ainsi que dans le reste du canal de propagation. Ensuite, nous avons mis en place un dispositif expérimental de système QKD à la longueur d'onde 1550 nm, avec une modulation QPSK fonctionnant avec un trajet et un sens de parcours uniques, dans une fibre optique mono-mode. Les deux schémas de détection: le comptage de photons (PC) et la détection homodyne équilibrée (BHD) ont été mis en œuvre. Enfin, nous avons effectué des comparaisons théoriques et expérimentales de ces deux récepteurs. Le récepteur BHD a été élaboré avec une décision à double seuil. La mise en œuvre d'un tel processus accepte des mesures non-conclusives, et réduit l'efficacité de génération des clés, mais reste encore bien meilleur que celle des PCs à 1550 nm. Nous avons également prouvé que ce système est robust sous la plupart des attaques potentielles.
4

Implementace softwarového rádia do FPGA / Implementation of software radio into FPGA

Šrámek, Petr January 2009 (has links)
The common objective of this project is implementation of software defined radio (SDR) into FPGA. The text contains review and comparison of several hardware concepts intended for SDRs implementation then the methods for digital implementation of various components of radios as the filters, mixers and others are mentioned. Part of the text introduces used hardware platform and describes software support for designing, simulations and implementation into hardware. Significant part of project describes complex of external hardware components as filter, amplifier and control panel designed and built within the project realization. But the main part of project demonstrates design of the software solution of radio receiver. There is specified architecture of radio for FM broadcast receiving, next the more complex systems with carrier recovery algorithm are presented. These systems are able to work with AM, BPSK and QPSK modulations. It is possible to implement all these receivers into hardware and verify their operation. The practical laboratory theme has been outlined within the project run.

Page generated in 0.0606 seconds