• Refine Query
  • Source
  • Publication year
  • to
  • Language
  • 1
  • Tagged with
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • About
  • The Global ETD Search service is a free service for researchers to find electronic theses and dissertations. This service is provided by the Networked Digital Library of Theses and Dissertations.
    Our metadata is collected from universities around the world. If you manage a university/consortium/country archive and want to be added, details can be found on the NDLTD website.
1

Μετατροπείς ψηφιακού σήματος σε αναλογικό / Digital to analog converters

Φωτόπουλος, Αρχιμήδης 13 September 2011 (has links)
Στην παρούσα Διπλωματική Εργασία μελετάται η δομή και τα χαρακτηριστικά, ενός καινοτόμου Μετατροπέα Ψηφιακού Σήματος σε Αναλογικό (Digital to Analog Converter - DAC) που αναπτύχθηκε στο Εργαστήριο Ηλεκτρονικών Εφαρμογών του Πανεπιστημίου Πατρών. Η δομή του συγκεκριμένου DAC βασίζεται στην τοπολογία του γνωστού R-2R Ladder και παρ’ όλο που υλοποιείται με αντιστάσεις μικρής σχετικά ακρίβειας, επιτυγχάνει τελικά πολύ υψηλές επιδόσεις σε γραμμικότητα, κατανάλωση αλλά και επιφάνεια υλοποίησης. Στα πλαίσια της παρούσας Διπλωματικής Εργασίας χρησιμοποιήθηκε το ‘κατά κοινή ομολογία’ καλύτερο λογισμικό σχεδίασης και εξομοίωσης ολοκληρωμένων ηλεκτρονικών κυκλωμάτων, το Cadence. Με τη βοήθεια αυτού του Cadence εξομοιώσαμε την νέα τοπολογία DAC και ελέγξαμε την δυνατότητα προσέγγισης της υψηλής γραμμικότητας που παρουσιάζεται στις ερευνητικές εργασίες που βασιστήκαμε. Επιπλέον, έγινε και μία υλοποίηση σε φυσικό επίπεδο με τη χρήση του λογισμικού Cadence, δηλαδή σχεδιάστηκε η τοπολογία του κυκλώματος στο πυρίτιο για τη δημιουργία ολοκληρωμένου συστήματος (system on chip). / This Diploma Thesis studies on an innovative Digital to Analog Converter (DAC) structure developed in the Applied Electronics Laboratory of the Electrical and Computer Engineering Department, University of Patras. This new DAC structure is based on the well-known R-2R Ladder, and is capable to achieve very high linearity on high resolution DAC without requiring resistances of high accuracy, while preserving at the same time the good characteristics of the conventional R-2R ladder in terms of speed, power consumption and implementation area. The state of the art EDA tool, Cadence was employed in the framework of this Diploma Thesis in order to simulate the behavior of the DAC and to certify its enhanced characteristics regarding the linearity. Additionally, the same EDA tool was employed for designing the DAC topology on a silicon chip.

Page generated in 0.1315 seconds