• Refine Query
  • Source
  • Publication year
  • to
  • Language
  • 2
  • 1
  • Tagged with
  • 3
  • 2
  • 2
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • About
  • The Global ETD Search service is a free service for researchers to find electronic theses and dissertations. This service is provided by the Networked Digital Library of Theses and Dissertations.
    Our metadata is collected from universities around the world. If you manage a university/consortium/country archive and want to be added, details can be found on the NDLTD website.
1

Étude et réalisation d'un duplexeur SOI accordable multibande pour les futures générations de systèmes de téléphonie mobile / Study and design of a tunable SOI duplexer multiband for future generations of mobile systems

Settaf, Zakaria 16 December 2016 (has links)
Plusieurs standards de téléphonie mobile ont été définis et sont utilisés actuellement. Dans un avenir proche, avec le développement de la 5G de nouveaux standards et de nouvelles bandes de fréquence faire leur apparition. De ce fait, avec l'utilisation de nombreux circuits dédiés à un standard et donc à une bande de fréquence, des difficultés d'intégration et desproblèmes de coûts apparaissent. Il est donc devenu nécessaire pour les concepteurs de proposer des circuits intégrés reconfigurables pour plusieurs gammes de fréquences avec des modes de fonctionnement différents.Dans un système d'émetteur récepteur, le duplexeur permet l'établissement d'une communication simultanée en utilisant une seule antenne pour la transmission et la réception de données, sans que celles-ci soient corrompues. C'est un composant vital, surtout pour la chaine de réception car la réception du signal désiré dépend de ses caractéristiques. Ce dispositif est conçu sur du matériau piézoélectrique, qui ne permet pas d'obtenir un filtre agile en fonction de la fréquence. Dans ce contexte, il est intéressant de rechercher une nouvelle architecture de duplexeur, permettant une réalisation intégrée et un fonctionnement agile.Plusieurs architectures de duplexeur ont été retenues en se basant sur des études récentes menées dans différentes équipes de recherche. Un classement de ces architectures a été proposé, avec des améliorations pour les rendre intégrables et reconfigurables. Parmi toutes les solutions de duplexeurs passifs étudiées, le duplexeur à coupleur hybride 3dB est unesolution permettant d'obtenir des performances attractives. Les simulations pour différentes bandes de fréquences ont montré qu’il était difficile de respecter les spécifications de l’isolation Tx/Rx. Des solutions possibles ont été présentées et des modifications de la structure d'un amplificateur du LNA ont été évaluées en simulation. Ainsi, les performancesd’isolation peuvent être améliorées grâce à des structures actives d’annulation du signal résiduel Tx.La conception, la réalisation et le test de coupleurs hybrides et duplexeurs sont présentés. Le circuit a été implémenté en utilisant la technologie SOI 0.13 micromètre de ST Microelectronics et mesuré avec un boitier BT soudé sur un support de test PCB. Les performances RF du duplexeur peuvent être ajustées en fonction de la bande de fréquence désirée grâce aux capacités commutées. Les performances RF du coupleur hybride 3dB permettent d’envisager l’application de la structure proposée pour les futurs développements de systèmes de téléphonie. / Several standards have been defined and are currently used on mobile phones. With the high request for the broadband, several new standards are developed and introduced in 5G. This results in the use of many circuits, dedicated to one standard and thus one frequency band, which increase the difficulty of integrating these dedicated circuits and therefore costly. It hasbecome necessary for designers to propose tunable integrated circuit that can address several frequency ranges with different operating modes.The duplexer allows the establishment of simultaneous communications, using a single antenna for sending and receiving data, without any interferences. It is a vital component, especially for receiver. In fact, the quality of the received signal depends greatly on the duplexer characteristics. This device is designed on the piezoelectric material, which does not allow to achieve a tunable filter according to the frequency. In this context, it seems interesting to study a new architecture of duplexer. Therefore, it is necessary to define the duplexer function based on studies and system simulations, thus identify the constraints and technology limitations. Several duplexer architectures were selected based on recent studies in different research teams.A classification of these architectures was proposed and also improvements to make them integrated and tunable. Among all the solutions studied, the duplexer using hybrid 3dB coupler shown the most attractive performance. Simulations for different frequency bands showed that it's difficult to achieve Tx/Rx isolation requirements. Different solutions have been presented and LNA structure have been changed and thus evaluated by simulations. Thanks to that, the Tx/Rx isolation can be improved through active cancellation structures.The final chapter presents the design, implementation and testing of hybrid 3dB coupler and duplexer. It has been implemented using SOI 0.13 micrometer from ST Microelectronics and tested on BT-resin substrat. The RF performance of the duplexer can be corrected according to the desired frequency band through the switched capacitor. The RF performance of the hybrid 3dB coupler is in the line with expectations and allows to consider its integration in future system developments.
2

Etude d'un multiplexeur hyperfréquence planaire ultra-compact pour les futures architectures de systèmes RF

Cadiou, Stephane 02 December 2010 (has links) (PDF)
Ces travaux de thèse se situent dans le domaine du multiplexage hyperfréquence pour les systèmes de télécommunication de Guerre Électronique. Ils s'inscrivent dans le cadre d'une étude portant sur la miniaturisation des solutions actuelles de multiplexage visant à réduire l'encombrement et donc le coût de fabrication de ce type de dispositifs Radar. L'objectif est donc de proposer une alternative aux technologies et architectures classiques de multiplexeurs qui, bien que performantes, pâtissent d'un encombrement et d'un poids prohibitifs pour les systèmes aéroportés du futur. Le multiplexage en fréquence permet un découpage d'un spectre électromagnétique en un certain nombre de bandes de fréquence (canaux) dont le nombre, la largeur et l'espacement dépendent de l'application visée. L'objectif de ces travaux est donc d'étudier la faisabilité d'un multiplexeur en technologie planaire, découpant la bande 2-18GHz en 16 canaux contigus. L'enjeu de cette étude concerne autant l'architecture globale du composant que le choix de la topologie des différents filtres qui le composent, afin de respecter un cahier des charges très contraignant en termes de performances électriques ou d'encombrement. La connexion et la cohabitation des différents filtres au sein du multiplexeur est également un paramètre critique de l'étude, et nécessite une attention particulière. Nous proposons ici un découpage en fréquence singulier impliquant l'utilisation d'une architecture originale de multiplexeur utilisant divers composants passifs tels qu'un diviseur de puissance de type Wilkinson, des duplexeurs ou encore plusieurs quadriplexeurs (banques de quatre filtres). Ces travaux ont donc été divisés en sous-blocs dont nous prouvons, pour chacun d'eux, la faisabilité en technologie planaire. Les duplexeurs utilisent une topologie originale dite " flèche " dont nous développons la synthèse et les quadriplexeurs HF sont basés sur la topologie DBR développée au laboratoire. Les quadripexeurs BF sont, quant à eux, basés sur différentes topologies large bande (interdigitée, à stubs CO ou CC). La validité de l'architecture globale proposée est également avérée. Au cours de cette thèse, divers outils d'aide à la conception des circuits hyperfréquences complexes ont été développés afin de simplifier au maximum le flot de conception classique et donc de diminuer les temps de réglage. Plusieurs réalisations et de nombreuses simulations électromagnétiques viennent étayer les résultats et confirmer l'acuité des outils utilisés.
3

Design and fabrication of a photonic integrated circuit comprising a semi-conductor optical amplifier and a high speed photodiode (SOA-UTC) for >100 Gbit/s applications / Etude d'un récepteur pré-amplifié de type PIC (Photonic Integrated Circuit) réalisé par intégration monolithique d'un amplificateur (SOA) optique à semi-conducteur et d'une photodiode (UTC) pour les liaisons courtes distances à 100 Gbit/s et au delà

Anagnosti, Maria 13 November 2015 (has links)
Ce travail porte sur la conception, la fabrication et la caractérisation d’une photodiode très haut débit (UTC PD) et son intégration avec un préamplificateur optique à semi-conducteur (SOA) pour les liaisons optiques à courte distance à 100 Gbit/s en bandes C et O. Il porte également sur la conception d'un duplexeur (Tx / Rx) avec liaison montante en bande C et liaison descendante en bande O. L'intégration monolithique d’un SOA avec une photodiode haut débit sans filtre optique entre les deux présente des avantages majeurs parmi lesquels: - Augmentation de la distance de transmission. - Augmentation du nombre d'utilisateurs connectés. - Diminution des coûts globaux de fabrication incluant l’assemblage. La première partie de cette étude porte sur l'optimisation SOA pour un fonctionnement à forte puissance (Psat). Un faible facteur de bruit (NF) et une faible dépendance à la polarisation (PDL) sont requis pour les récepteurs préamplifiés. De plus, un fonctionnement du et opérer en régime linéaire est nécessaire pour les schémas de modulation complexes. Le SOA actuel possède un gain de 18 dB avec un facteur de bruit de 8 dB, une faible PDL (<2 dB), et une bonne puissance de saturation en entrée (-8 dBm). Grâce à l’optimisation de la structure verticale du SOA et de son couplage avec la fibre les performances attendues sont améliores : Psat >-5 dBm, NF <8 dB, PDL et gain similaire. D'autre part, les interconnexions électriques de la photodiode ont été optimisées ce qui a permis de démontrer des photodiodes avec une bande passante supérieure à 100 GHz. Les photodiodes présentent un fort coefficient de réponse (R) (0,6 A/W à 1,3 μm et 0,55 A/W à 1,55 μm) et une faible PDL <1 dB. Un fort courant de saturation de 14 mA à 100 GHz a aussi été démonté. Enfin, la caractérisation des SOA-UTC réalisés a montré simultanément une très forte responsivité (95 A/W), une faible dépendance à la polarisation PDL (<2 dB), un faible NF (8 dB) et une large bande passante à 3 dB (> 95 GHz), qui placent nos composants au meilleur niveau de l’état de l’art avec un produit gain-bande record de 6,1 THz. Les Mesures numériques à 64 Gbit/s montrent que notre récepteur atteint une sensibilité de -17 dBm pour un taux d'erreur de 10-9, et la sensibilité attendue à 100 Gbit/s est de -14 dBm / This work focuses on the design, fabrication and measurements of a uni-travelling carrier high speed photodiode (UTC PD) and its integration with a semiconductor optical preamplifier (SOA) for short reach 100 Gbit/s optical links, in O- and C- bands. This work also focuses on the design of a duplexer (Tx/Rx) with downstream in O-band and upstream in C-band. The SOA monolithic integration with a high speed PD without an optical filter in between yields major benefits among which: - Increase in the transmission distance. - Increase in the split ratio correlated to the number of connected users. - Decrease of the overall fabrication and assembling cost. The first part of this work is dedicated to optimizing the SOA for high power operation (Psat). The low noise figure (NF), and polarization dependence loss (PDL) are critical parameters for a preamplified receiver. Also complex modulation formats require linear gain regime of the SOA. The current SOA presents 18 dB gain with NF (8 dB), low PDL (<2 dB), and good input power saturation (-8 dBm). Thanks to further optimization of the SOA vertical structure and coupling with the optical fiber, the expected SOA performance is higher Psat >-5 dBm, NF <8 dB, similar PDL and gain. Secondly, the electrical interconnects of the photodiode is optimized to increase the photodiodes’ bandwidth, which allows to demonstrate photodiode with >100 GHz bandwidth. The PD presents high responsivity (R) (0,6 A/W at 1,3 μm and 0.55 A/W at 1,55 μm) and low PDL <1 dB. Also the saturation photocurrent is high (14 mA at 100 GHz). Finally, the SOA-UTC demonstrates high responsivity (95 A/W), low PDL (<2 dB), low NF (8 dB) and a wide 3 dB bandwidth (>95 GHz), which yields a record gain-bandwidth product of 6.1 THz. Large signal measurements at 64 Gbit/s show that our receiver reaches a low sensitivity of -17 dBm for a bit error rate of 10-9, and is expected to reach -14 dBm at 100 Gbit/s

Page generated in 0.0363 seconds