• Refine Query
  • Source
  • Publication year
  • to
  • Language
  • 821
  • 207
  • 93
  • 10
  • 2
  • 2
  • 1
  • 1
  • Tagged with
  • 1138
  • 621
  • 313
  • 280
  • 158
  • 132
  • 131
  • 96
  • 92
  • 91
  • 91
  • 79
  • 78
  • 77
  • 75
  • About
  • The Global ETD Search service is a free service for researchers to find electronic theses and dissertations. This service is provided by the Networked Digital Library of Theses and Dissertations.
    Our metadata is collected from universities around the world. If you manage a university/consortium/country archive and want to be added, details can be found on the NDLTD website.
81

Systèmes photovoltaïques raccordés au réseau : Choix et dimensionnement des étages de conversion

Vighetti, Stéphane 24 September 2010 (has links) (PDF)
L'énergie photovoltaïque connaît actuellement un fort développement. Après être restée pendant de longues années un moyen de production anecdotique (site isolé) le photovoltaïque devient aujourd'hui une source d'énergie connectée au réseau, en compétition avec les sources conventionnelles. Ce développement concerne principalement les installations de moins de 3kWc (90% des installations françaises). L'augmentation du nombre de ces centrales de petites puissances au coeur des bâtiments (intégré au bâti) met en exergue les problèmes d'ombrages et peu fortement limiter la production. C'est dans ce contexte de maximisation de la production PV et de changement des fonctionnalités que cette thèse explore les topologies de champs PV (générateurs PV + électronique de puissance) pouvant répondre à ces nouvelles exigences.
82

Stratégie de pré-dimensionnement de convertisseurs statiques : Application à une alimentation 42V-14V réversible pour l'automobile.

Jourdan, Ludovic 15 July 2002 (has links) (PDF)
Un des enjeux importants de ces dernières années est l'optimisation des structures. Ce travail de thèse propose une méthodologie de pré-dimensionnement pour les convertisseurs statiques. Celle-ci se veut être la plus générale possible et s'appuie sur la mise au point de modèles analytiques simples sur lesquels le compromis précision-rapidité a été imposé. Une analyse des différentes méthodes de modélisation a donc été effectuée pour les différents phénomènes physiques en présence (Compatibilité électromagnétique CEM, ondulation, dynamique, thermique, volume..) ainsi qu'une validation sur une application hacheur synchrone dédiée à l'automobile. Plusieurs stratégies d'optimisation ont été évaluées, et leur influence sur les modèles utilisés a été analysée. Cette démarche permet non seulement de trouver une solution technologique viable mais permet aussi de faire un retour sur cahier des charges.
83

Conception d'une architecture multiprocesseur pour la commande de systèmes électromécaniques

de la Vallée Poussin, Henri 09 May 2003 (has links)
De nos jours, les systèmes d'actionnement électriques à hautes performances sont présents dans de nombreux domaines tels que les structures automatisées complexes, la robotique ou l'aéronautique. Les algorithmes de commande de ces actionneurs ont évolué au cours des années, et ont atteint une complexité qui exige des calculateurs numériques dotés d'une puissance de calcul importante. Par ailleurs, le contexte dans lequel ces actionneurs sont utilisés impose une fiabilité et un respect des contraintes temps-réel qui n'est pas offert par les processeurs classiques du marché. C'est dans ce cadre que nous avons développé une architecture multiprocesseur entièrement intégrée dédiée à la commande de machines à courant alternatif. Nous avons montré qu'une architecture de type multiprocesseur offre des avantages en termes de souplesse et de fiabilité dans le cadre qui nous intéresse. Nous avons ensuite, sur base des contraintes propres à la commande d'actionneurs électriques et de celles dues à la présence de plusieurs processeurs sur un seul circuit intégré, conçu une architecture de processeur de type RISC adapté aux besoins, ainsi que des périphériques et un système de communication. Des simulations, effectuées sur un modèle complet du circuit, associé à un modèle de moteur et d'électronique de puissance, ont permis de valider les hypothèses qui ont été posées au cours de ce travail.
84

Universal Digital Radio Transmitter for Multistandard Applications

Gutierrez, Jorge 07 November 2008 (has links) (PDF)
A new low power, wideband wireless transmitter able to convert any RF signal into a constant envelope signal enabling the use of a nonlinear and efficient power amplifier is presented. In the transmitter architecture, two normalized phase signals and the envelope are separated and processed separately. A 1-bit 2nd order SD modulator codes the envelope. Quantization noise is attenuated by a S&H interpolator introducing notches at multiples of the sampling frequency. Phase and Envelope signals are recombined and upconverted directly to radio frequencies using a novel full-digital, wideband quadrature modulator. This mixer takes advantage of the 1-bit SD output. As both LOs and envelope signals are represented by two-level signals, the product of these signals (XOR function) leads to a two-level signal, which can be used as command signal in the multiplexors. Phase signals or theirs complements that are generated by a simple Inversion Block are passed through this multiplexor at the rate of driving signals. This enables to implement a high frequency, wideband mixer instead of a more complex three-input modulator. This IQ mixer is very simple to implementate as it uses only CMOS logic gates. The generation of the quadrature clock signals in the mixer is obtained by carefully design of two paths to avoid mismatch to assure an error less than 1º (only demonstrated in simulation) and the use of SR flipflops to generate correctly the complementary signal prior to the divide-by-two circuit. Two asynchronous 9-bit DACs eliminate the 10-bit high-speed digital adder at the output of the IQ modulator and the 10-bit DAC before the PA, saving power and relaxing adder design constraints. Each DAC is divided into two full binary-weighted DACs of 4 and 5 bits. This topology enables to reduce the size ratios between the most and least significant bits related to a classic 9-bit binary-weighted structure (16 instead of 256). To test the speed and the gain control of the standalone DAC over 45 dB, a prototype DAC is designed in 0.13 ;m BiCMOS technology from STMicroelectronics together with a 1.4 GHz 9-bit CMOS ROM-less direct digital frequency synthesizer (DDFS). Over the output power range, measurements show a SFDR>25 dB with a power dissipation of 25 mW at the maximum differential output power of -3 dBm (RL=50 @). The whole transmitter is designed and implemented and a prototype transmitter is built in 0.13 μm BiCMOS STMicroelectronics process. This low cost single chip digital radio transmitter demonstrates a data rate of 1.8 GHz. The image level is measured to be -12 dBc at this sampling frequency. Dynamic range in the transmitter is 35 dB for sampling frequencies lower than 800 MHz and 25 dB for higher sampling frequencies up to 1.8 GHz. For a two-tone signal, the maximum single-ended output power is -31dBm for each tone and the power dissipation is about 35 mW. This architecture enables flexible and software-defined transmitter. Sampling frequency in the SD coder can be varied to adapt to different communications standards in terms of in-band and outof-band noise requirements and variable LO frequencies can be used. Moreover, the transmitter can adapt dynamically the output power to the power amplifier depending of the required transmitted power at the output of the PA. The transmitter has demonstrated its potential for use as a universal transmitter for applications targeting any frequency band and modulation schema up to 900 MHz (carrier frequency) and occupies a die area of 300x320 ;m2. The generated differential signal can be easily amplified by a switched-mode Power Amplifier (PA) in an efficient way because it presents constant-envelope and the PA can work in the saturation zone, which represents its optimal operation point.
85

Conception des dispositifs de commande des convertisseurs de puissance par modulation directe des conversions perspectives pour l'insertion de production d'énergie dispersée dans les réseaux électriques /

François, Bruno Hautier, Jean-Paul. January 2003 (has links) (PDF)
Habilitation à diriger des recherches : Génie électrique : Lille 1 : 2003. / N° d'ordre (Lille) : H390. Curriculum vitae. Bibliogr. en fin de chapitres. Liste des publications.
86

Apport de la co-simulation dans la conception de l'architecture des dispositifs de commmande numérique pour les systèmes électriques

Ruelland, Régis. Hapiot, Jean-Claude. Gateau, Guillaume. January 2004 (has links)
Reproduction de : Thèse de doctorat : Génie électrique : Toulouse, INPT : 2002. / Titre provenant de l'écran-titre. Bibliogr. 77 réf.
87

Extraction des paramètres et domaine de validité du modèle d'un composant de puissance

Mi, Wei Morel, Hervé. January 2004 (has links)
Thèse de doctorat : Génie électrique : Villeurbanne, INSA : 2002. / Titre provenant de l'écran-titre. Bibliogr. p.143-146.
88

Modélisation des convertisseurs à découpage pour la conception et la commande application à l'onduleur /

Lautier, Philippe Rétif, Jean-Marie. January 1999 (has links)
Thèse de doctorat : Dispositifs de l'Electronique Intégrée : Villeurbanne, INSA : 1998. / Titre provenant de l'écran-titre. Bibliogr. p. [163]-165.
89

Contribution à la conception par la simulation en électronique de puissance application à l'ondulateur basse tension /

Buttay, Cyril Bergogne, Dominique. January 2005 (has links)
Thèse doctorat : Génie Electrique : Villeurbanne, INSA : 2004. / Titre provenant de l'écran-titre. Bibliogr. p. [191]-197.
90

Analyse et modélisation du JFET de puissance en carbure de silicium en régime statique

Dimitrova-Frey, Elena Ivanova Morel, Hervé. January 2007 (has links)
Thèse doctorat : Génie Electrique : Villeurbanne, INSA : 2006. / Titre provenant de l'écran-titre. Contient des références bibliogr.

Page generated in 0.0473 seconds