Spelling suggestions: "subject:"synthétiseur dde fréquence"" "subject:"synthétiseur dee fréquence""
1 |
Etude d'un Oscillateur Local agile pour une transmission multi-bandes etréduction des interférences associéesMilevsky, Borislav 18 December 2012 (has links) (PDF)
L'objectif de cette thèse est d'étudier la faisabilité et les performances d'un synthétiseur de fréquences agile pour les transmissions multi-bandes multi-utilisateurs destinées aux systèmes de transmission fournissant un très grand débit tout en répondant aux exigences de faible consommation et d'intégration facile. Dans ce contexte, les solutions classiques de synthétiseur de fréquences ne sont pas applicables et il est nécessaire de développer de nouvelles structures qui génèrent les fréquences centrales en permanence. La commutation d'une fréquence à l'autre peut se faire alors très rapidement par simple modification de la configuration des multiplexeurs. Dans la première partie de ce travail nous nous consacrons à l'analyse d'une telle architecture à fort potentiel. Une partie de sa structure est réalisée en technologie conventionnelle BiCMOS afin de valider sa faisabilité ainsi que le fonctionnement des solutions schématiques développées. Grâce à la caractérisation des composants, une analyse de la structure complète est réalisée. Cependant, la complexité de la structure du synthétiseur proposé fait de sorte qu'il existe pour les fréquences générées un grand nombre de fréquences parasites qui induisent des interférences entre utilisateurs. La réduction de leurs effets sur la transmission est l'objet de la deuxième partie de notre travail. Deux solutions numériques de réduction des interférences sont proposées. Elles permettent de rendre le design de la partie analogique moins contraignant en allégeant le cahier des charges et nous ont ainsi permis de simplifier l'architecture du synthétiseur.
|
2 |
Etude d'un Oscillateur Local agile pour une transmission multi-bandes etréduction des interférences associées / A study of a fast switching Local Oscillator for multi-band transmission and cancellation of the associated interferencesMilevsky, Borislav 18 December 2012 (has links)
L'objectif de cette thèse est d'étudier la faisabilité et les performances d'un synthétiseur de fréquences agile pour les transmissions multi-bandes multi-utilisateurs destinées aux systèmes de transmission fournissant un très grand débit tout en répondant aux exigences de faible consommation et d'intégration facile. Dans ce contexte, les solutions classiques de synthétiseur de fréquences ne sont pas applicables et il est nécessaire de développer de nouvelles structures qui génèrent les fréquences centrales en permanence. La commutation d'une fréquence à l'autre peut se faire alors très rapidement par simple modification de la configuration des multiplexeurs. Dans la première partie de ce travail nous nous consacrons à l'analyse d'une telle architecture à fort potentiel. Une partie de sa structure est réalisée en technologie conventionnelle BiCMOS afin de valider sa faisabilité ainsi que le fonctionnement des solutions schématiques développées. Grâce à la caractérisation des composants, une analyse de la structure complète est réalisée. Cependant, la complexité de la structure du synthétiseur proposé fait de sorte qu'il existe pour les fréquences générées un grand nombre de fréquences parasites qui induisent des interférences entre utilisateurs. La réduction de leurs effets sur la transmission est l'objet de la deuxième partie de notre travail. Deux solutions numériques de réduction des interférences sont proposées. Elles permettent de rendre le design de la partie analogique moins contraignant en allégeant le cahier des charges et nous ont ainsi permis de simplifier l'architecture du synthétiseur. / The aim of this thesis is to study the feasibility and the performances of a fast switching frequency synthesizer designed for high debit multi-band multi-user transmission and used in transmission systems requiring a low consumption and an easy IC integration. In this context, the use of the classical synthesizer structures does not apply and there is a need to develop new architectures capable of generating all the frequencies permanently. Thus, the switching between frequencies can be easily done by changing multiplexors' state.In the first part of this study, we focus on the analysis of such high potential OL architecture. The main part of the proposed structure is implemented in a conventional BiCMOS technology in order to validate its feasibility and the operation of the developed blocks. Thanks to the measurements of the OL components, a complete analysis of the synthesizer is made. However, the complexity of the architecture of the proposed synthesizer induces the generation of large number of parasitic frequencies, creating interferences between the active users. The reduction of their effect on the transmission is the subject of the second part of the manuscript. Two digital methods are proposed to reduce the interferences. Lowering the requirements on the analog part, they allow a simplified design. This property was used to reduce the complexity of the frequency synthesizer.
|
3 |
Contribution pour l'amélioration de la robustesse et du bruit de phase des synthétiseurs de fréquences.Houdebine, Marc 20 December 2006 (has links) (PDF)
Cette étude porte sur les apports de l'automatique dans les systèmes intégrés sur Silicium pour la synthèse de radio-fréquences de l'ordre du Giga-Hertz avec une pureté spectrale optimale. La base des architectures qui réalisent cette fonction repose sur celle des boucles à verrouillage de phase (PLL). Ce travail se positionne par rapport aux di érents modèles existants et apporte des améliorations pour l'étude du bruit de phase et de la robustesse de ces systèmes non linéaires avec entre autres un outil pour l'analyse de la stabilité et de la robustesse semi globale. Ces travaux ont permis l'optimisation d'une nouvelle architecture fractionnaire réalisée et testée. L'approche systémique propre à l'automatique a aussi permis d'améliorer les performances des architectures numériques grâce à un observateur et un contrôleur robuste de type Hinfini. Leur implémentation sur Silicium est rendue possible grâce à des algorithmes qui visent à réduire la surface du circuit.
|
Page generated in 0.0632 seconds