• Refine Query
  • Source
  • Publication year
  • to
  • Language
  • 342
  • 54
  • 41
  • 39
  • 23
  • 16
  • 15
  • 13
  • 8
  • 8
  • 4
  • 3
  • 3
  • 3
  • 3
  • Tagged with
  • 741
  • 289
  • 279
  • 143
  • 99
  • 93
  • 90
  • 86
  • 79
  • 69
  • 64
  • 46
  • 43
  • 43
  • 38
  • About
  • The Global ETD Search service is a free service for researchers to find electronic theses and dissertations. This service is provided by the Networked Digital Library of Theses and Dissertations.
    Our metadata is collected from universities around the world. If you manage a university/consortium/country archive and want to be added, details can be found on the NDLTD website.
101

Adaptive caching for high-performance memory systems

Qureshi, Moinuddin Khalil Ahmed, 1978- 28 August 2008 (has links)
Not available / text
102

Improving program locality on-the-fly

Huang, Xianglong, 1975- 16 August 2011 (has links)
Not available / text
103

Prefetch mechanisms by application memory access pattern

Agaram, Kartik Kandadai 16 August 2011 (has links)
Not available / text
104

Αποτίμηση των τεχνικών μείωσης της δυναμικής ισχύος σε κρυφές μνήμες στο περιβάλλον Unisim

Γάκη, Μαρία 09 February 2009 (has links)
Οι μνήμες αποτελούν την κύρια ανησυχία σε αρχιτεκτονικές χαμηλής κατανάλωσης και υψηλών ταχυτήτων. Σε έναν επεξεργαστή SOC (System on chip)περιορίζουν τις περισσότερες φορές την ταχύτητα και αποτελούν το κύριο μέρος της κατανάλωσης ενέργειας.Διάφορες τεχνικές έχουν προταθεί για τη μείωση της ισχύος σε κρυφές μνήμες. Στην παρούσα εργασία παρουσιάζονται τεχνικές μείωσης της δυναμικής ισχύος με μείωση της παράλληλης διακοπτικής δραστηριότητας. Οι τεχνικές αυτές αναπτύχθηκαν στη κρυφή μνήμη του Cellsim εξομοιωτή, βασισμένο στη λογική του Unisim εξομοιωτή, ενώ όλα τα ενεργειακά αποτελέσματα εξήχθησαν με το εργαλείο Cacti. Η εφαρμογή των συγκεκριμένων τεχνικών επέφερε σημαντικές μειώσεις στην κατανάλωση της δυναμικής ισχύος της κρυφής μνήμης για όλα τα μετροπρογράμματα που χρησιμοποιήθηκαν. / Memories are the main concern in low power and high speed architecture. In a Soc (System on chip) processor memories most of the time limit the speed and become the main part of power consumption. Various techniques have been proposed for power reduction in cache memories. In this thesis are presented different power reduction techniques by reducing parallel switching activity. These techniques were developped in the cache memory of Cellsim emulator, based on the logic of Unisim emulator, while all power results were extracted with the Cacti tool. The application of the specified techniques brought serious reductions in power consumption of cache memory for all the benchmarks that were used.
105

Applying optimization techniques to improve e-business performance

Dutta, Kaushik 05 1900 (has links)
No description available.
106

Algorithms, protocols and services for scalable multimedia streaming

Chae, Youngsu January 2002 (has links)
No description available.
107

Design and analysis of reconfigurable and adaptive cache structures

Bond, Paul Joseph 08 1900 (has links)
No description available.
108

Modelling parallel database management systems for performance prediction

Tomov, Neven T. January 1999 (has links)
No description available.
109

Split array and scalar data caches a comprehensive study of data cache organization /

Naz, Afrin. Kavi, Krishna M., January 2007 (has links)
Thesis (Ph. D.)--University of North Texas, Aug., 2007. / Title from title page display. Includes bibliographical references.
110

Efficient and flexible characterization of data locality through native execution sampling /

Berg, Erik, January 2005 (has links)
Diss. Uppsala : Uppsala universitet, 2005.

Page generated in 0.0516 seconds