• Refine Query
  • Source
  • Publication year
  • to
  • Language
  • 1
  • Tagged with
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • About
  • The Global ETD Search service is a free service for researchers to find electronic theses and dissertations. This service is provided by the Networked Digital Library of Theses and Dissertations.
    Our metadata is collected from universities around the world. If you manage a university/consortium/country archive and want to be added, details can be found on the NDLTD website.
1

Analyses thermomécaniques multi-échelles expérimentale et numérique pour des empilements de couches minces en microélectronique / Multi-scale experimental and numerical thermomechanical analysis of stacked thin films in microelectronics

Yao, Wei-Zhen 20 June 2018 (has links)
Ce travail a pour objectifs de comprendre et de prédire les gauchissements de plaquettes en silicium durant le procédé de fabrication des composants électroniques de type PTIC. Ces gauchissements sont en partie responsables de plusieurs problèmes de productivité. Cette étude repose sur un couplage entre les calculs analytiques, la modélisation par élément finis et l’expérimentation. La caractérisation mécanique des films minces constituant l’empilement a été effectuée par des techniques spécifiques comme la nanoindentation complétée par des modélisations numériques. Les contraintes intrinsèques dans les films minces ont été déterminées en couplant des mesures de gauchissements des plaquettes et des calculs par éléments finis. Les valeurs du module d’Young et des contraintes intrinsèques obtenues constituent des variables d’entrée pour calculer les gauchissements de la plaquette par des approches analytiques et numériques. La complexité des structures (plaquettes avec des milliers de puces) a nécessité l’utilisation des modèles d’homogénéisation pour estimer numériquement les gauchissements. Les résultats obtenus ont permis de prédire les gauchissements à l’échelle des plaquettes dans le but d’optimiser les conditions de fabrication afin de minimiser les risques d’apparition des problèmes mécaniques. / The aim of this work is to understand and predict the warpage of silicon wafers during the fabrication process of PTIC microelectronic components. The warpages are partially responsible for several productivity problems. This study is done by coupling analytical calculation, finite element modeling and experimentation. The mechanical characterization of thin films constituting the multi-layered stack has been carried out by an experimental method nanoindentation with the help of a finite element model. The intrinsic stress in the thin films has been determined by coupling measurements of the wafer warpage and a finite element model. The obtained Young’s modulus and intrinsic stress are used to feed the database for calculating the wafer warpage by analytical and numerical approaches. The complexity of the structures (thousands of components in the wafer) required the use of homogenized models to calculate the wafer warpage. These results obtained allow the prediction of the wafer-level warpage in order to optimize the fabrication process flow and therefore reduce the risk of the mechanical problem.

Page generated in 0.0958 seconds