Spelling suggestions: "subject:"decimal VLSI""
1 |
Architecture d'un récepteur radio multistandard à sélection numérique des canauxGrati, Khaled 06 1900 (has links) (PDF)
Les principaux résultats de recherche présentés dans cette thèse de Doctorat concernent la proposition de nouvelles méthodologies de spécifications et de dimensionnement ainsi que des techniques de mise en œuvre de structures de filtrage et de conception d'architectures matérielles reconfigurables pour la sélection numérique des canaux radio dans un contexte de réception multistandard. Les résultats obtenus à l'issue de cette thèse constituent une contribution à un nouvel axe de recherche qui vise à développer de nouvelles technologies pour des équipements radio flexibles, multi-service, multi-standards, multi-bandes, re-configurables mais tout en limitant la complexité de traitement et d'implantation matérielle en vue de réduire d'avantage l'encombrement des équipements portables ainsi que leur consommation d'énergie. Notre première étape d'étude a concerné la définition de structure et de méthode de dimensionnement d'un récepteur radio à conversion directe doté de fonctionnalités large bande et multi-bande. Une méthode a aussi été établie pour déterminer les spécifications des étages de sélection des canaux en tenant compte de la structure de filtrage en cascade, des profils des signaux et interférents radio ainsi que des effets de repliement de spectre. Les résultats de synthèse sur FPGA ont permis de mettre en évidence les performances en terme de qualité de filtrage et d'optimisation des ressources d'implantation matérielle.
|
Page generated in 0.0857 seconds