Spelling suggestions: "subject:"multiprocessors"" "subject:"multiprocessor""
1 |
Modélisation et optimisation de systèmes multiprocesseurs hiérarchiques dans un contexte d'intégration à très grande échelle /Ho, Tuong Vinh, January 1994 (has links)
Mémoire (M.Eng.)-- Université du Québec à Chicoutimi, 1994. / Résumé disponible sur Internet. CaQCU Document électronique également accessible en format PDF. CaQCU
|
2 |
Machine PASC-HLL réalisation avec des micro-processeurs en tranches d'une unité centrale multi-processeur adaptée au langage PASCAL /Baille, Gérard. Anceau, François January 2008 (has links)
Reproduction de : Thèse de doctorat : génie informatique : Grenoble, INPG : 1983. / Titre provenant de l'écran-titre.
|
3 |
Étude de la complexité de la décomposition orthogonale d'une matrice sur plusieurs modèles d'architectures parallèlesDaoudi, El Mostafa. Cosnard, Michel January 2008 (has links)
Reproduction de : Thèse de doctorat : informatique : Grenoble, INPG : 1989. / Titre provenant de l'écran-titre. Bibliogr. p. 163-168.
|
4 |
Une méthodologie multi-critères pour l'évaluation de performance appliquée aux architectures de réseaux d'interconnexion multi-étagesAljundi, Ahmad Chadi Dekeyser, Jean-Luc January 2007 (has links)
Reproduction de : Thèse de doctorat : Informatique : Lille 1 : 2004. / Label européen. N° d'ordre (Lille 1) : 3475. Texte de la thèse en anglais. Synthèse en français. Résumé en français et en anglais. Titre provenant de la page de titre du document numérisé. Bibliogr. p. 109-116.
|
5 |
Modèles et simulation des systèmes sur puce multiprocesseurs : estimation des performances et de la consommation d'énergie / Multiprocessor system-on-chip modeling and simulation : performance and energy consumption estimationBen Atitallah, Rabie 05 March 2008 (has links)
La simulation des systèmes embarqués multiprocesseurs (MPSoC), dés les premières phases de conception, joue un rôle primordial puisqu'elle permet de réduire le temps d'arrivée sur le marché du produit final. Néanmoins, comme ces MPSoC deviennent de plus en plus complexes et hétérogènes, les méthodes conventionnelles de simulation de bas niveau ne sont plus adéquates. La solution proposée à travers cette thèse est l'intégration dans un seul environnement de plusieurs niveaux de simulation. Ceci permet l'évaluation des performances à un niveau précoce dans le flot de conception. L'environnement est utile dans l'exploration de l'espace des solutions architecturales et permet de converger rapidement vers le couple Architecture/Application le plus adéquat. Dans la première partie de cette thèse, nous présentons un outil de simulation performant et qui offre, à travers les trois niveaux qui le composent, différents compromis entre la vitesse de simulation et la précision de l'estimation des performances. Ces trois niveaux se différencient par les détails de l'architecture nécessaires à chacun et se basent sur le standard SystemC-TLM. Dans la deuxième étape, nous nous sommes intéressés à la consommation d'énergie dans les MPSoc. Pour cela, nous avons enrichi notre environnement de simulation par des modèles de consommation d'énergie flexibles et précis. Enfin dans la troisième étape de notre thèse, une chaîne de compilation basée sur la méthodologie Ingénierie Dirigée par les Modèles (!DM) est développée et intégrée à l'environnement Gaspard. Cette chaîne permet la génération automatique du code SystemC à partir d'une modélisation de haut niveau d'un MPSoc. / Multiprocessor system on chip (MPSoC) simulation in the first design steps has an important impact in reducing the time to market of the final product. However, MPSoC have become more and more complex and heterogeneous. Consequently, traditional approaches for system simulation at lower levels cannot adequately Support the complexity needed for the design of future MPSoc. ln this thesis, we propose a framework composed of several simulation levels. This enables early performance evaluation in the design flow. The proposed framework is useful for design space exploration and permits to find rapidly the most adequate Architecture/Application configuration. ln the first part ofthis thesis, we present an efficient simulation tool composed of three levels that offer several performance/energy tradeoffs. The three levels are differentiated by the accuracy of architectural descriptions based on the SystemC- TLM standard. ln the second part, we are interested by the MPSoC energy consumption. For this, we enhanced Our simulation framework with flexible and accurate energy consumption models. FinaIly in the third part, a compilation chain based on a Model Driven Engineering (MDE) approach is developed and integrated in the Gaspard environment. This chain allows automatic SystemC code generation from high level MPSoC modeling.
|
6 |
Flexible and Scalable Algorithm/Architecture Platform for MP-SoC Design of High Definition Video Compression AlgorithmsBonaciu, M. 04 July 2006 (has links) (PDF)
Ces dernières années, la complexité des puces a augmenté exponentiellement. La possibilité d'intégrer plusieurs processeurs sur la même puce représente un gain important, et amène au concept du système multiprocesseur hétérogène sur puce (MP-SoC). Cet aspect a permis d'amplifier de manière significative la puissance de calcule fourni par ce type de puce. Il est même devenu possible d'intégrer des applications complexes sur une seule puce, applications qui nécessitent beaucoup de calculs, de communications et de mémoires. Dans cette catégorie, on peut trouver les applications de traitement vidéo MPEG4. Pour obtenir de bonnes implémentations en termes de performances, (1) un algorithme de l'encodeur MPEG4 flexible a été réalisé, pouvant être facilement adapté pour différents types de paramètres d'algorithme, mais également différents niveaux de parallélisme/pipeline. Puis, (2) une modélisation flexible a été utilisée, pour représenter différents models d'algorithme et d'architecture contenant 2 SMP. Utilisant ces models, (3) une exploration d'algorithme et d'architecture à un haut niveau d'abstraction a été proposé, en vue de trouver les configurations correctes d'algorithme et d'architectures, nécessaires pour différents applications. A partir de ces configurations, (4) un flot automatique d'implémentation d'architectures RTL a été utilisé. En utilisant ces aspects, l'encodeur MPEG4 a été implémenté avec succès dans plusieurs architectures spécifiques MP-SoC au niveau RTL. La même approche a été utilisée pour l'implémentation de l'encodeur MPEG4 sur une architecture quadri-processeurs existante, pour différentes résolutions, frame-rate, bitrates, etc.
|
7 |
Parallélisme dans une machine base de connaissances PrologDang, Weidong Courtois, Bernard January 2008 (has links)
Reproduction de : Thèse de doctorat : informatique : Grenoble, INPG : 1987. / Titre provenant de l'écran-titre. Bibliogr. p. 159-168.
|
8 |
LAIOS un réseau multiprocesseur orienté vers des applications d'intelligence artificielle /Duprat, Jean. Courtois, Bernard Della Dora, Jean Jorrand, Philippe. January 2008 (has links)
Reproduction de : Thèse de doctorat : microélectronique : Grenoble, INPG : 1988. / Titre provenant de l'écran-titre. Bibliogr. p. 151-160.
|
9 |
Architectures et systèmes distribués tolérants aux fautesMorin, Christine January 1998 (has links) (PDF)
Habilitation à diriger des recherches : Informatique : Rennes 1 : 1998. / Bibliogr. p.75-83.
|
10 |
Nouvelles fonctions dans les interfaces de communication pour l'augmentation des performances réseau des machines multi-processeurLemoine, Éric Pham, Congduc. Lefèvre, Laurent Nordmark, Erik January 2004 (has links) (PDF)
Reproduction de : Thèse de doctorat : Informatique : Lyon 1 : 2004. / Titre provenant de l'écran titre. 78 réf. bibliogr.
|
Page generated in 0.0713 seconds