Spelling suggestions: "subject:"rekonfigurierbare"" "subject:"konfigurierbare""
1 |
Top-down fabrication of reconfigurable nanowire-electronicsSimon, Maik 28 February 2024 (has links)
Our society demands for increasingly powerful and efficient microprocessors. However, the conventional method to achieve this, i.e. by reducing the device dimensions and operation voltage of field-effect transistors (FETs), is approaching physical limits. This state of things is driving science and industry to consider new approaches for the generation of efficient logic devices.
An emerging solution is the use of reconfigurable FETs (RFETs) that – unlike conventional CMOS transistors – do not need doping but can be toggled between p- and n-type behavior in runtime. For this to be possible, it is necessary to employ an intrinsic channel with Schottky junctions at source and drain. A program gate then toggles the polarity of the device at the Schottky junction on the drain side while one or more additional control gates switch the transistor on or off. This allows to create compact and delay-efficient logic gates that can switch their functionality dynamically, e.g. to save area or to prevent the disclosure of the circuit functionality. Additionally, the ability to include multiple gates in a single transistor to implement a wired-AND functionality allows to create power- and delay-efficient circuits.
This thesis demonstrates that such devices can be created by means of a lithographic top-down technology based on commercial silicon-on-insulator (SOI) wafers. In order to ensure a compatibility with future CMOS process lines, the channels are created from silicon nanosheets and nanowires, which will most likely substitute the current FinFET and FD-SOI technology in the future. Nano-dimensional channels allow for ideal electrostatic control by the gates especially if the gates surround them. For this purpose, a process employing multiple oxide etching and oxidation steps, nickel silicide formation and the structuring of conformal metal gates is developed to create shrank and omega-gated nanosheets and nanowires with atomically sharp source and drain Schottky junctions.
The resulting RFETs feature high on-current densities, high on/off current ratios and up to four individual gates that realize a wired-AND functionality. More importantly, in contrast to top-down fabricated RFETs in earlier works, these RFETs provide symmetrical electrical characteristics for p- and n-configuration but only need a single supply voltage. These properties will allow to create circuits of cascaded, static logic gates with polarity-independent signal delay times and no need for interposed buffers to refresh the signals. Additionally, the use of ferroelectric materials to create RFETs with nonvolatile programming has been tested at a Schottky-barrier MOSFET.
Unfortunately, contact fabrication by self-aligned silicidation can lead to some difficulties: The silicide intrusion length varies widely even between similar nanowires on the same chip, which makes the fabrication of short channels and the application of narrow gates particularly challenging. Detailed analyses in this work show that the variation is mainly caused by the variable amount of nickel supplied. Several material-, temperature- and geometry-based methods to gain a more homogeneous silicidation length are tested. One of these methods employs the layout freedom of the top-down technology to create novel structures of nanowires with local volume extensions. When using a single nickel source, these structures allow to study the impact of wire geometry on silicidation dynamics independently from the nickel contact quality. The gained findings have implications well beyond the application in RFETs, as nickel silicidation is widely used in state-of-the-art semiconductor technology.:Abstract
Kurzzusammenfassung
1 Introduction
2 Fundamentals and state-of-the-art of reconfigurable field-effect transistors
2.1 Schottky junction
2.2 Schottky-barrier field-effect transistor
2.3 Current control by the gate voltage
2.4 Reconfigurable FETs
2.4.1 Working principle
2.4.2 Architectures and channel materials of RFETs in prior works
2.4.3 Applications
2.4.4 Requirements for the use in circuits
3 Transistor fabrication
3.1 Electron-beam lithography
3.2 Top-down nanowire fabrication
3.3 Nanowire oxidation and underetch
3.3.1 Oxidation of nanowires
3.3.2 Oxidation processes
3.4 Top-gate fabrication
3.4.1 Basic process for tri-gate
3.4.2 Advanced process for omega-gate
3.4.3 Integration of ferroelectric hafnium-zirconium oxide
3.5 Contact formation by nickel silicidation
3.5.1 Contact metal selection
3.5.2 Nickel deposition and silicide formation
3.5.3 Influences on nickel silicidation in nanowires
3.5.3.1 General
3.5.3.2 Silicide and void formation in different nanowire orientations
3.5.3.3 Influence of nanowire width on silicidation length
3.5.3.4 Importance of an oxide shell
3.5.3.5 Titanium interlayer and exhaustible nickel source
3.5.3.6 Influence of the contact to the nickel supply
3.5.3.7 Effect of temperature on silicidation length homogeneity
3.6 Gate-first and gate-last approach
3.7 RFET circuit realization
3.7.1 Logic gate layout
3.7.2 Mix-and-match technology
4 Nickel silicidation in extended wire geometries
4.1 Silicidation into areas
4.2 Control of silicide growth regime by extensions to nanowires
4.3 Polder extensions for controlled silicidation lengths
4.3.1 Concept and model
4.3.2 Experimental verification
5 Transistor characteristics
5.1 Measurement setup
5.2 Single gate Schottky-barrier MOSFET
5.2.1 Back-gate control
5.2.2 Single top-gate control
5.3 Double top-gate RFET
5.3.1 Tri-gate architecture by gate-last fabrication
5.3.2 Omega-gate architecture by gate-first fabrication
5.4 Multiple independent top-gate RFET
5.4.1 Value of multiple independent gates
5.4.2 Single channel MIG-RFET
5.4.3 Multiple channel MIG-RFET
5.5 Towards nonvolatile RFETs using ferroelectric gate dielectric
5.5.1 Fundamentals and applications of ferroelectric materials in FETs
5.5.2 Schottky-barrier MOSFET with ferroelectric gate
5.6 Performance comparison to state-of-the-art RFETs
6 Conclusion
7 Outlook
7.1 Enhanced understanding, performance and yield of RFETs
7.2 RFETs with split channels
7.3 Silicidation control
8 Appendix
8.1 Analysis of unsuccessful silicidation on circuit chips
Bibliography
Own publications
List of constants and symbols
List of abbreviations
Acknowledgments
Curriculum Vitae / Unsere Gesellschaft verlangt nach immer leistungsfähigeren und effizienteren Mikroprozessoren. Die herkömmlichen Methoden, d.h. das Reduzieren der Bauelementabmessungen und der Betriebsspannung von Feldeffekttransistoren (FETs), nähern sich jedoch physikalischen Grenzen. Diese Tatsache veranlasst Forschung und Industrie dazu, neue Ansätze bei der Erzeugung von effizienten logischen Schaltkreisen zu verfolgen.
Auf großes Interesse stößt dabei die Verwendung von rekonfigurierbaren Feldeffekttransistoren (RFETs), die im Gegensatz zu herkömmlichen FETs keine Dotierung benötigen, sondern jederzeit zwischen p- und n-Typ Verhalten umgeschaltet werden können. Dazu wird ein intrinsischer Kanal mit Schottky-Kontakten an den Drain- und Source-Anschlüssen benötigt. Außerdem wird ein Programmier-Gate verwendet um die Polarität des Bauelements festzulegen, und ein oder mehrere weitere Kontroll-Gates schalten den Transistor ein oder aus. Dies ermöglicht es kompakte und laufzeiteffiziente Logikgatter zu konstruieren, die ihrer Funktionalität dynamisch verändern können, zum Beispiel um den Flächenverbrauch zu reduzieren oder um eine Enthüllung der Schaltkreisfunktionalität zu verhindern. Außerdem können in einem einzelnen Transistor mehrere Gates angelegt werden. Die sich ergebende nicht-komplementäre UND-Verkettung kann dazu genutzt werden, um energie- und laufzeit-sparende Schaltkreise zu generieren.
Diese Arbeit weist nach, dass solche Bauelemente mit einem lithographischen Top-Down-Ansatz auf Basis von kommerziellen Silizium-auf-Isolator Substraten (sog. SOI-Wafern) realisierbar sind. Um eine Kompatibilität mit zukünftigen CMOS-Prozesslinien sicherzustellen, wurden die Kanäle aus nanometer-dünnen Silizium-Drähten oder -Bändern gebildet. Es wird erwartet, dass solche Kanalgeometrien bald die heutigen FinFET und FD-SOI Technologien ablösen werden, weil sie insbesondere mit umschließendem Gate eine optimale elektrostatische Gate-Kontrolle über den Kanal aufweisen. Der in dieser Arbeit entwickelte Prozess umfasst daher mehrfache Oxid-Ätzungen und Oxidationen zur Schrumpfung und teilweisen Unterätzung der Kanäle, die Bildung von abrupten Schottky-Kontakten aus Nickel-Silizid und die Strukturierung umschließender Metall-Gates.
Die erzeugten RFETs weisen besonders hohe Stromdichten im An-Zustand und sehr hohe Verhältnisse von An- zu Aus-Strom auf. Außerdem besitzen sie bis zu vier unabhängige Gates, deren Eingänge somit quasi UND-verknüpft sind. Vor allem aber weisen diese RFETs im Gegensatz zu vorangegangenen Arbeiten symmetrische elektrische Charakteristiken für p- und n-Konfiguration auf, wozu sie sogar nicht mehr als eine Betriebsspannung benötigen. Diese Eigenschaften ermöglichen die Erzeugung von Schaltkreisen aus verkoppelten Logikgattern, bei denen die Signal-Laufzeit nicht von der Polarität der Transistoren abhängt und bei denen die Signale nicht durch zwischengeschaltete Pufferschaltungen aufgefrischt werden müssen. Darüber hinaus wurde in einem Schottky-Barrieren FET die Verwendung ferroelektrischer Materialien erprobt, mit denen zukünftig RFETs mit nichtflüchtiger Programmierung erzeugt werden könnten.
Leider bereitet die Kontaktbildung durch die selbst-ausgerichtete Silizidierung häufig Probleme: Die Silizid-Eindringlänge schwankt stark, selbst zwischen ähnlichen Nanodrähten auf demselben Chip, was die Herstellung kurzer Kanäle und die Verwendung schmaler Gates besonders erschwert. Detaillierte Analysen in dieser Arbeit zeigen, dass insbesondere der ungleiche Nachschub von Nickel diese Varianz verursacht. Verschiedene material-, temperatur- und geometrie-basierte Ansätze wurden getestet um homogenere Silizid-Eindringlängen zu erreichen. Einer dieser Ansätze macht sich zunutze, dass mit der Top-Down-Technologie beliebige Strukturen definiert werden können, sodass Nanodrähte lokal erweitert werden können. Wenn solche Strukturen mit nur einer einzelnen Nickelquelle verbunden sind, kann der Einfluss der Drahtgeometrie auf den Silizidierungsprozess unabhängig von der Güte des Nickel-Kontakts beobachtet werden. Die auf diese Weise gewonnenen Erkenntnisse sind über die Arbeit an RFETs hinaus von Relevanz, da die Nickel-Silizidierung in vielen modernen Halbleiterprozessen zum Einsatz kommt.:Abstract
Kurzzusammenfassung
1 Introduction
2 Fundamentals and state-of-the-art of reconfigurable field-effect transistors
2.1 Schottky junction
2.2 Schottky-barrier field-effect transistor
2.3 Current control by the gate voltage
2.4 Reconfigurable FETs
2.4.1 Working principle
2.4.2 Architectures and channel materials of RFETs in prior works
2.4.3 Applications
2.4.4 Requirements for the use in circuits
3 Transistor fabrication
3.1 Electron-beam lithography
3.2 Top-down nanowire fabrication
3.3 Nanowire oxidation and underetch
3.3.1 Oxidation of nanowires
3.3.2 Oxidation processes
3.4 Top-gate fabrication
3.4.1 Basic process for tri-gate
3.4.2 Advanced process for omega-gate
3.4.3 Integration of ferroelectric hafnium-zirconium oxide
3.5 Contact formation by nickel silicidation
3.5.1 Contact metal selection
3.5.2 Nickel deposition and silicide formation
3.5.3 Influences on nickel silicidation in nanowires
3.5.3.1 General
3.5.3.2 Silicide and void formation in different nanowire orientations
3.5.3.3 Influence of nanowire width on silicidation length
3.5.3.4 Importance of an oxide shell
3.5.3.5 Titanium interlayer and exhaustible nickel source
3.5.3.6 Influence of the contact to the nickel supply
3.5.3.7 Effect of temperature on silicidation length homogeneity
3.6 Gate-first and gate-last approach
3.7 RFET circuit realization
3.7.1 Logic gate layout
3.7.2 Mix-and-match technology
4 Nickel silicidation in extended wire geometries
4.1 Silicidation into areas
4.2 Control of silicide growth regime by extensions to nanowires
4.3 Polder extensions for controlled silicidation lengths
4.3.1 Concept and model
4.3.2 Experimental verification
5 Transistor characteristics
5.1 Measurement setup
5.2 Single gate Schottky-barrier MOSFET
5.2.1 Back-gate control
5.2.2 Single top-gate control
5.3 Double top-gate RFET
5.3.1 Tri-gate architecture by gate-last fabrication
5.3.2 Omega-gate architecture by gate-first fabrication
5.4 Multiple independent top-gate RFET
5.4.1 Value of multiple independent gates
5.4.2 Single channel MIG-RFET
5.4.3 Multiple channel MIG-RFET
5.5 Towards nonvolatile RFETs using ferroelectric gate dielectric
5.5.1 Fundamentals and applications of ferroelectric materials in FETs
5.5.2 Schottky-barrier MOSFET with ferroelectric gate
5.6 Performance comparison to state-of-the-art RFETs
6 Conclusion
7 Outlook
7.1 Enhanced understanding, performance and yield of RFETs
7.2 RFETs with split channels
7.3 Silicidation control
8 Appendix
8.1 Analysis of unsuccessful silicidation on circuit chips
Bibliography
Own publications
List of constants and symbols
List of abbreviations
Acknowledgments
Curriculum Vitae
|
2 |
Designing Efficient Circuits Based on Runtime-Reconfigurable Field-Effect TransistorsRai, Shubham, Trommer, Jens, Raitza, Michael, Mikolajick, Thomas, Weber, Walter M., Kumar, Akash 26 November 2021 (has links)
An early evaluation in terms of circuit design is essential in order to assess the feasibility and practicability aspects for emerging nanotechnologies. Reconfigurable nanotechnologies, such as silicon or germanium nanowire-based reconfigurable field-effect transistors, hold great promise as suitable primitives for enabling multiple functionalities per computational unit. However, contemporary CMOS circuit designs when applied directly with this emerging nanotechnology often result in suboptimal designs. For example, 31% and 71% larger area was obtained for our two exemplary designs. Hence, new approaches delivering tailored circuit designs are needed to truly tap the exciting feature set of these reconfigurable nanotechnologies. To this effect, we propose six functionally enhanced logic gates based on a reconfigurable nanowire technology and employ these logic gates in efficient circuit designs. We carry out a detailed comparative study for a reconfigurable multifunctional circuit, which shows better normalized circuit delay (20.14%), area (32.40%), and activity as the power metric (40%) while exhibiting similar functionality as compared with the CMOS reference design. We further propose a novel design for a 1-bit arithmetic logic unit-based on silicon nanowire reconfigurable FETs with the area, normalized circuit delay, and activity gains of 30%, 34%, and 36%, respectively, as compared with the contemporary CMOS version.
|
3 |
Eliminating Charge Sharing in Clocked Logic Gates on the Device Level Employing Transistors with Multiple Independent InputsTrommer, Jens, Simon, Maik, Slesazeck, Stefan, Weber, Walter M., Mikolajick, Thomas 23 June 2022 (has links)
Charge sharing poses a fundamental problem in the design of dynamic logic gates, which is nearly as old as digital circuit design itself. Although, many solutions are known, up to now most of them add additional complexity to a given system and require careful optimization of device sizes. Here we propose a simple CMOS-technology compatible transistor level solution to the charge sharing problem, employing a new class of field effect transistors with multiple independent gates (MIGFETs). Based on mixed-mode simulations in a coordinated device-circuit co-design framework, we show that their underlying device physics provides an inherent suppression of the charge sharing effect. Exemplary circuit layouts as well as discussion on the switching performance are given.
|
4 |
Reconfigurable Si Nanowire Nonvolatile TransistorsPark, So Jeong, Jeon, Dae-Young, Piontek, Sabrina, Grube, Matthias, Ocker, Johannes, Sessi, Violetta, Heinzig, André, Trommer, Jens, Kim, Gyu-Tae, Mikolajick, Thomas, Weber, Walter M. 17 August 2022 (has links)
Reconfigurable transistors merge unipolar p- and n-type characteristics of field-effect transistors into a single programmable device. Combinational circuits have shown benefits in area and power consumption by fine-grain reconfiguration of complete logic blocks at runtime. To complement this volatile programming technology, a proof of concept for individually addressable reconfigurable nonvolatile transistors is presented. A charge-trapping stack is incorporated, and four distinct and stable states in a single device are demonstrated.
|
5 |
Entwicklung und Herstellung rekonfigurierbarer Nanodraht-Transistoren und Schaltungen / Development and fabrication of reconfigurable nanowire transistors and circuitsHeinzig, André 28 April 2016 (has links) (PDF)
Die enorme Steigerung der Leistungsfähigkeit integrierter Schaltkreise wird seit über 50 Jahren im Wesentlichen durch eine Verkleinerung der Bauelementdimensionen erzielt. Aufgrund des Erreichens physikalischer Grenzen kann dieser Trend, unabhängig von der Lösung technologischer Probleme, langfristig nicht fortgesetzt werden.
Diese Arbeit beschäftigt sich mit der Entwicklung und Herstellung neuartiger Transistoren und Schaltungen, welche im Vergleich zu konventionellen Bauelementen funktionserweitert sind, wodurch ein zur Skalierung alternativer Ansatz vorgestellt wird. Ausgehend von gewachsenen und nominell undotierten Silizium-Nanodrähten wird die Herstellung von Schottky-Barrieren-Feldeffekttransistoren (SBFETs) mit Hilfe etablierter und selbst entwickelter Methoden beschrieben und die Ladungsträgerinjektion unter dem Einfluss elektrischer Felder an den dabei erzeugten abrupten Metall–Halbleiter-Grenzflächen analysiert. Zur Optimierung der Injektionsvorgänge dienen strukturelle Modifikationen, welche zu erhöhten ambipolaren Strömen und einer vernachlässigbaren Hysterese der SBFETs führen. Mit dem rekonfigurierbaren Feldeffekttransistor (RFET) konnte ein Bauelement erzeugt werden, bei dem sich Elektronen- und Löcherinjektion unabhängig und bis zu neun Größenordnungen modulieren lassen. Getrennte Topgate-Elektroden über den Schottkybarrieren ermöglichen dabei die reversible Konfiguration von unipolarer Elektronenleitung (n-Typ) zu Löcherleitung (p-Typ) durch eine Programmierspannung, wodurch die Funktionen konventioneller FETs in einem universellen Bauelement vereint werden. Messungen und 3D-FEM-Simulationen geben einen detaillierten Einblick in den elektrischen Transport und dienen der anschaulichen Beschreibung der Funktionsweise. Systematische Untersuchungen zu Änderungen im Transistoraufbau, den Abmessungen und der Materialzusammensetzung verdeutlichen, dass zusätzliche Strukturverkleinerungen sowie die Verwendung von Halbleitern mit niedrigem Bandabstand die elektrische Charakteristik dieser Transistoren weiter verbessern.
Im Hinblick auf die Realisierung neuartiger Schaltungen wird ein Konzept beschrieben, die funktionserweiterten Transistoren in einer energieeffizienten Komplementärtechnologie (CMOS) nutzbar zu machen. Die dafür notwendigen gleichen Elektronen- und Löcherstromdichten konnten durch einen modifizierten Ladungsträgertunnelprozess infolge mechanischer Verspannungen an den Schottkyübergängen erzielt und weltweit erstmalig an einem Transistor gezeigt werden. Der aus einem <110>-Nanodraht mit 12 nm Si-Kerndurchmesser erzeugte elektrisch symmetrische RFET weist dabei eine bisher einzigartige Kennliniensymmetrie auf.Die technische Umsetzung des Schaltungskonzepts erfolgt durch die Integration zweier RFETs innerhalb eines Nanodrahts zum dotierstofffreien CMOS-Inverter, der flexibel programmiert werden kann. Die rekonfigurierbare NAND/NOR- Schaltung verdeutlicht, dass durch die RFET-Technologie die Bauelementanzahl reduziert und die Funktionalität des Systems im Vergleich zu herkömmlichen Schaltungen erhöht werden kann.
Ferner werden weitere Schaltungsbeispiele sowie die technologischen Herausforderungen einer industriellen Umsetzung des Konzeptes diskutiert. Mit der funktionserweiterten, dotierstofffreien RFET-Technologie wird ein neuartiger Ansatz beschrieben, den technischen Fortschritt der Elektronik nach dem erwarteten Ende der klassischen Skalierung zu ermöglichen. / The enormous increase in performance of integrated circuits has been driven for more than 50 years, mainly by reducing the device dimensions. This trend cannot continue in the long term due to physical limits being reached.
The scope of this thesis is the development and fabrication of novel kinds of transistors and circuits that provide higher functionality compared to the classical devices, thus introducing an alternative approach to scaling. The fabrication of Schottky barrier field effect transistors (SBFETs) based on nominally undoped grown silicon nanowires using established and developed techniques is described. Further the charge carrier injection in the fabricated metal to semiconductor interfaces is analyzed under the influence of electrical fields. Structural modifications are used to optimize the charge injection resulting in increased ambipolar currents and negligible hysteresis of the SBFETs. Moreover, a device has been developed called the reconfigurable field-effect transistor (RFET), in which the electron and hole injection can be independently controlled by up to nine orders of magnitude. This device can be reversibly configured from unipolar electron conducting (ntype) to hole conducting (p-type) by the application of a program voltage to the two individual top gate electrodes at the Schottky junctions. So the RFET merges the functionality of classical FETs into one universal device. Measurements and 3D finite element method simulations are used to analyze the electrical transport and to describe the operation principle. Systematic investigations of changes in the device structure, dimensions and material composition show enhanced characteristics in scaled and low bandgap semiconductor RFET devices.
For the realization of novel circuits, a concept is described to use the enhanced functionality of the transistors in order to realize energy efficient complementary circuits (CMOS). The required equal electron and hole current densities are achieved by the modification of charge carrier tunneling due to mechanical stress and are shown for the first time ever on a transistor. An electrically symmetric RFET based on a compressive strained nanowire in <110> crystal direction and 12 nm silicon core diameter exhibits unique electrical symmetry.
The circuit concept is demonstrated by the integration of two RFETs on a single nanowire, thus realizing a dopant free CMOS inverter which can be programmed flexibly. The reconfigurable NAND/NOR shows that the RFET technology can lead to a reduction of the transistor count and can increase the system functionality. Additionally, further circuit examples and the challenges of an industrial implementation of the concept are discussed.The enhanced functionality and dopant free RFET technology describes a novel approach to maintain the technological progress in electronics after the expected end of classical device scaling.
|
6 |
Entwicklung und Herstellung rekonfigurierbarer Nanodraht-Transistoren und SchaltungenHeinzig, André 15 July 2014 (has links)
Die enorme Steigerung der Leistungsfähigkeit integrierter Schaltkreise wird seit über 50 Jahren im Wesentlichen durch eine Verkleinerung der Bauelementdimensionen erzielt. Aufgrund des Erreichens physikalischer Grenzen kann dieser Trend, unabhängig von der Lösung technologischer Probleme, langfristig nicht fortgesetzt werden.
Diese Arbeit beschäftigt sich mit der Entwicklung und Herstellung neuartiger Transistoren und Schaltungen, welche im Vergleich zu konventionellen Bauelementen funktionserweitert sind, wodurch ein zur Skalierung alternativer Ansatz vorgestellt wird. Ausgehend von gewachsenen und nominell undotierten Silizium-Nanodrähten wird die Herstellung von Schottky-Barrieren-Feldeffekttransistoren (SBFETs) mit Hilfe etablierter und selbst entwickelter Methoden beschrieben und die Ladungsträgerinjektion unter dem Einfluss elektrischer Felder an den dabei erzeugten abrupten Metall–Halbleiter-Grenzflächen analysiert. Zur Optimierung der Injektionsvorgänge dienen strukturelle Modifikationen, welche zu erhöhten ambipolaren Strömen und einer vernachlässigbaren Hysterese der SBFETs führen. Mit dem rekonfigurierbaren Feldeffekttransistor (RFET) konnte ein Bauelement erzeugt werden, bei dem sich Elektronen- und Löcherinjektion unabhängig und bis zu neun Größenordnungen modulieren lassen. Getrennte Topgate-Elektroden über den Schottkybarrieren ermöglichen dabei die reversible Konfiguration von unipolarer Elektronenleitung (n-Typ) zu Löcherleitung (p-Typ) durch eine Programmierspannung, wodurch die Funktionen konventioneller FETs in einem universellen Bauelement vereint werden. Messungen und 3D-FEM-Simulationen geben einen detaillierten Einblick in den elektrischen Transport und dienen der anschaulichen Beschreibung der Funktionsweise. Systematische Untersuchungen zu Änderungen im Transistoraufbau, den Abmessungen und der Materialzusammensetzung verdeutlichen, dass zusätzliche Strukturverkleinerungen sowie die Verwendung von Halbleitern mit niedrigem Bandabstand die elektrische Charakteristik dieser Transistoren weiter verbessern.
Im Hinblick auf die Realisierung neuartiger Schaltungen wird ein Konzept beschrieben, die funktionserweiterten Transistoren in einer energieeffizienten Komplementärtechnologie (CMOS) nutzbar zu machen. Die dafür notwendigen gleichen Elektronen- und Löcherstromdichten konnten durch einen modifizierten Ladungsträgertunnelprozess infolge mechanischer Verspannungen an den Schottkyübergängen erzielt und weltweit erstmalig an einem Transistor gezeigt werden. Der aus einem <110>-Nanodraht mit 12 nm Si-Kerndurchmesser erzeugte elektrisch symmetrische RFET weist dabei eine bisher einzigartige Kennliniensymmetrie auf.Die technische Umsetzung des Schaltungskonzepts erfolgt durch die Integration zweier RFETs innerhalb eines Nanodrahts zum dotierstofffreien CMOS-Inverter, der flexibel programmiert werden kann. Die rekonfigurierbare NAND/NOR- Schaltung verdeutlicht, dass durch die RFET-Technologie die Bauelementanzahl reduziert und die Funktionalität des Systems im Vergleich zu herkömmlichen Schaltungen erhöht werden kann.
Ferner werden weitere Schaltungsbeispiele sowie die technologischen Herausforderungen einer industriellen Umsetzung des Konzeptes diskutiert. Mit der funktionserweiterten, dotierstofffreien RFET-Technologie wird ein neuartiger Ansatz beschrieben, den technischen Fortschritt der Elektronik nach dem erwarteten Ende der klassischen Skalierung zu ermöglichen.:Kurzzusammenfassung
Abstract
1 Einleitung
2 Nanodrähte als aktivesGebiet fürFeldeffekttransistoren
2.1 Elektrisches Potential und Ladungsträgertransport in Transistoren
2.1.1 Potentialverlauf
2.1.2 Ladungsträgerfluss und Steuerung
2.2 Der Metall-Halbleiter-Kontakt
2.2.1 Ladungsträgertransport über den Schottky-Kontakt
2.2.2 Thermionische Emission
2.2.3 Ladungsträgertunneln
2.2.4 Methoden zur Beschreibung der Gesamtinjektion
2.3 Der Schottkybarrieren-Feldeffekttransistor
2.4 Stand der Technik
2.4.1 Elektronische Bauelemente auf Basis von Nanoröhren und Nanodrähten
2.4.2 Rekonfigurierbare Transistoren und Schaltungen
2.5 Zusammenfassung
3 TechnologienzurHerstellung vonNanodraht-Transistoren
3.1 Herstellung von SB-Nanodraht-Transistoren mit Rückseitengatelektrode
3.1.1 Nanodraht-Strukturbildung durch VLS-Wachstum
3.1.2 Drahttransfer
3.1.3 Herstellung von Kontaktelektroden
3.1.4 Herstellung von Schottky-Kontakten innerhalb eines Nanodrahtes
3.2 Strukturerzeugung mittels Elektronenstrahllithographie
3.2.1 Schichtstrukturierung mittels Elektronenstrahllithographie
3.2.2 Strukturierung mittels ungerichteter Elektronenstrahllithographie
3.2.3 Justierte Strukturierung mittels Elektronenstrahllithographie
3.2.4 Justierte Strukturierung mittels feinangepasster Elektronenstrahllithographie
3.2.5 Justierte Strukturierung mittels kombinierter optischer und Elektronenstrahllithographie
3.3 Zusammenfassung
4 Realisierung und Optimierung siliziumbasierter Schottkybarrieren-
Nanodraht-Transistoren
4.1 Nanodraht-Transistor mit einlegierten Silizidkontakten
4.1.1 Transistoren auf Basis von Nanodrähten in <112>-Richtung
4.1.2 Transistoren mit veränderten Abmessungen
4.2 Analyse und Optimierung der Gatepotentialverteilung im Drahtquerschnitt in Kontaktnähe
4.3 Si/SiO2 - Core/Shell Nanodrähte als Basis für elektrisch optimierte Transistoren
4.3.1 Si-Oxidation im Volumenmaterial
4.3.2 Si-Oxidation am Draht
4.3.3 Silizidierung innerhalb der Oxidhülle
4.3.4 Core/Shell-Nanodraht-Transistoren mit Rückseitengate
4.4 Analyse der Gatepotentialwirkung in Abhängigkeit des Abstands zur Barriere
4.5 Zusammenfassung
5 RFET - Der Rekonfigurierbare Feldeffekttransistor
5.1 Realisierung des RFET
5.2 Elektrische Charakteristik
5.2.1 Elektrische Beschaltung und Funktionsprinzip
5.2.2 Elektrische Messungen
5.2.3 Auswertung
5.3 Transporteigenschaften des rekonfigurierbaren Transistors
5.3.1 Tunnel- und thermionische Ströme im RFET
5.3.2 Analyse der Transportvorgänge mit Hilfe der numerischen Simulation
5.3.3 Schaltzustände des RFET
5.3.4 On-zu-Off Verhältnisse des RFET
5.3.5 Einfluss der Bandlücke auf das On- zu Off-Verhältnis
5.3.6 Abhängigkeiten von geometrischen, materialspezifischen und physikalischen Parametern
5.3.7 Skalierung des RFET
5.3.8 Längenskalierung des aktiven Gebietes
5.4 Vergleich verschiedener Konzepte zur Rekonfigurierbarkeit
5.5 Zusammenfassung
6 Schaltungen aus rekonfigurierbaren Bauelementen
6.1 Komplementäre Schaltkreise
6.1.1 Inverter
6.1.2 Universelle Gatter
6.1.3 Anforderungen an komplementäre Bauelemente
6.1.4 Individuelle Symmetrieanpassung statischer Transistoren
6.2 Rekonfigurierbare Transistoren als Bauelemente für komplementäre Elektronik
6.2.1 Analyse des RFET als komplementäres Bauelement
6.2.2 Bauelementbedingungen für eine rekonfigurierbare komplementäre Elektronik
6.3 Erzeugung eines RFETs für rekonfigurierbare komplementäre Schaltkreise
6.3.1 Möglichkeiten der Symmetrieanpassung
6.3.2 Erzeugung eines RFET mit elektrischer Symmetrie
6.3.3 Erzeugung und Aufbau des symmetrischen RFET
6.3.4 Elektrische Eigenschaften des symmetrischen RFET
6.4 Realisierung von komplementären rekonfigurierbaren Schaltungen
6.4.1 Integration identischer RFETs
6.4.2 RFET-basierter komplementärer Inverter
6.4.3 Rekonfigurierbarer CMOS-Inverter
6.4.4 PMOS/NMOS-Inverter
6.4.5 Zusammenfassung zur RFET-Inverterschaltung
6.4.6 Rekonfigurierbarer NAND/NOR-Schaltkreis
6.5 Zusammenfassung und Diskussion
7 Zusammenfassung und Ausblick
7.1 Zusammenfassung
7.2 Ausblick
Anhang
Symbol- und Abkürzungsverzeichnis
Literaturverzeichnis
Publikations- und Vortragsliste
Danksagung
Eidesstattliche Erklärung / The enormous increase in performance of integrated circuits has been driven for more than 50 years, mainly by reducing the device dimensions. This trend cannot continue in the long term due to physical limits being reached.
The scope of this thesis is the development and fabrication of novel kinds of transistors and circuits that provide higher functionality compared to the classical devices, thus introducing an alternative approach to scaling. The fabrication of Schottky barrier field effect transistors (SBFETs) based on nominally undoped grown silicon nanowires using established and developed techniques is described. Further the charge carrier injection in the fabricated metal to semiconductor interfaces is analyzed under the influence of electrical fields. Structural modifications are used to optimize the charge injection resulting in increased ambipolar currents and negligible hysteresis of the SBFETs. Moreover, a device has been developed called the reconfigurable field-effect transistor (RFET), in which the electron and hole injection can be independently controlled by up to nine orders of magnitude. This device can be reversibly configured from unipolar electron conducting (ntype) to hole conducting (p-type) by the application of a program voltage to the two individual top gate electrodes at the Schottky junctions. So the RFET merges the functionality of classical FETs into one universal device. Measurements and 3D finite element method simulations are used to analyze the electrical transport and to describe the operation principle. Systematic investigations of changes in the device structure, dimensions and material composition show enhanced characteristics in scaled and low bandgap semiconductor RFET devices.
For the realization of novel circuits, a concept is described to use the enhanced functionality of the transistors in order to realize energy efficient complementary circuits (CMOS). The required equal electron and hole current densities are achieved by the modification of charge carrier tunneling due to mechanical stress and are shown for the first time ever on a transistor. An electrically symmetric RFET based on a compressive strained nanowire in <110> crystal direction and 12 nm silicon core diameter exhibits unique electrical symmetry.
The circuit concept is demonstrated by the integration of two RFETs on a single nanowire, thus realizing a dopant free CMOS inverter which can be programmed flexibly. The reconfigurable NAND/NOR shows that the RFET technology can lead to a reduction of the transistor count and can increase the system functionality. Additionally, further circuit examples and the challenges of an industrial implementation of the concept are discussed.The enhanced functionality and dopant free RFET technology describes a novel approach to maintain the technological progress in electronics after the expected end of classical device scaling.:Kurzzusammenfassung
Abstract
1 Einleitung
2 Nanodrähte als aktivesGebiet fürFeldeffekttransistoren
2.1 Elektrisches Potential und Ladungsträgertransport in Transistoren
2.1.1 Potentialverlauf
2.1.2 Ladungsträgerfluss und Steuerung
2.2 Der Metall-Halbleiter-Kontakt
2.2.1 Ladungsträgertransport über den Schottky-Kontakt
2.2.2 Thermionische Emission
2.2.3 Ladungsträgertunneln
2.2.4 Methoden zur Beschreibung der Gesamtinjektion
2.3 Der Schottkybarrieren-Feldeffekttransistor
2.4 Stand der Technik
2.4.1 Elektronische Bauelemente auf Basis von Nanoröhren und Nanodrähten
2.4.2 Rekonfigurierbare Transistoren und Schaltungen
2.5 Zusammenfassung
3 TechnologienzurHerstellung vonNanodraht-Transistoren
3.1 Herstellung von SB-Nanodraht-Transistoren mit Rückseitengatelektrode
3.1.1 Nanodraht-Strukturbildung durch VLS-Wachstum
3.1.2 Drahttransfer
3.1.3 Herstellung von Kontaktelektroden
3.1.4 Herstellung von Schottky-Kontakten innerhalb eines Nanodrahtes
3.2 Strukturerzeugung mittels Elektronenstrahllithographie
3.2.1 Schichtstrukturierung mittels Elektronenstrahllithographie
3.2.2 Strukturierung mittels ungerichteter Elektronenstrahllithographie
3.2.3 Justierte Strukturierung mittels Elektronenstrahllithographie
3.2.4 Justierte Strukturierung mittels feinangepasster Elektronenstrahllithographie
3.2.5 Justierte Strukturierung mittels kombinierter optischer und Elektronenstrahllithographie
3.3 Zusammenfassung
4 Realisierung und Optimierung siliziumbasierter Schottkybarrieren-
Nanodraht-Transistoren
4.1 Nanodraht-Transistor mit einlegierten Silizidkontakten
4.1.1 Transistoren auf Basis von Nanodrähten in <112>-Richtung
4.1.2 Transistoren mit veränderten Abmessungen
4.2 Analyse und Optimierung der Gatepotentialverteilung im Drahtquerschnitt in Kontaktnähe
4.3 Si/SiO2 - Core/Shell Nanodrähte als Basis für elektrisch optimierte Transistoren
4.3.1 Si-Oxidation im Volumenmaterial
4.3.2 Si-Oxidation am Draht
4.3.3 Silizidierung innerhalb der Oxidhülle
4.3.4 Core/Shell-Nanodraht-Transistoren mit Rückseitengate
4.4 Analyse der Gatepotentialwirkung in Abhängigkeit des Abstands zur Barriere
4.5 Zusammenfassung
5 RFET - Der Rekonfigurierbare Feldeffekttransistor
5.1 Realisierung des RFET
5.2 Elektrische Charakteristik
5.2.1 Elektrische Beschaltung und Funktionsprinzip
5.2.2 Elektrische Messungen
5.2.3 Auswertung
5.3 Transporteigenschaften des rekonfigurierbaren Transistors
5.3.1 Tunnel- und thermionische Ströme im RFET
5.3.2 Analyse der Transportvorgänge mit Hilfe der numerischen Simulation
5.3.3 Schaltzustände des RFET
5.3.4 On-zu-Off Verhältnisse des RFET
5.3.5 Einfluss der Bandlücke auf das On- zu Off-Verhältnis
5.3.6 Abhängigkeiten von geometrischen, materialspezifischen und physikalischen Parametern
5.3.7 Skalierung des RFET
5.3.8 Längenskalierung des aktiven Gebietes
5.4 Vergleich verschiedener Konzepte zur Rekonfigurierbarkeit
5.5 Zusammenfassung
6 Schaltungen aus rekonfigurierbaren Bauelementen
6.1 Komplementäre Schaltkreise
6.1.1 Inverter
6.1.2 Universelle Gatter
6.1.3 Anforderungen an komplementäre Bauelemente
6.1.4 Individuelle Symmetrieanpassung statischer Transistoren
6.2 Rekonfigurierbare Transistoren als Bauelemente für komplementäre Elektronik
6.2.1 Analyse des RFET als komplementäres Bauelement
6.2.2 Bauelementbedingungen für eine rekonfigurierbare komplementäre Elektronik
6.3 Erzeugung eines RFETs für rekonfigurierbare komplementäre Schaltkreise
6.3.1 Möglichkeiten der Symmetrieanpassung
6.3.2 Erzeugung eines RFET mit elektrischer Symmetrie
6.3.3 Erzeugung und Aufbau des symmetrischen RFET
6.3.4 Elektrische Eigenschaften des symmetrischen RFET
6.4 Realisierung von komplementären rekonfigurierbaren Schaltungen
6.4.1 Integration identischer RFETs
6.4.2 RFET-basierter komplementärer Inverter
6.4.3 Rekonfigurierbarer CMOS-Inverter
6.4.4 PMOS/NMOS-Inverter
6.4.5 Zusammenfassung zur RFET-Inverterschaltung
6.4.6 Rekonfigurierbarer NAND/NOR-Schaltkreis
6.5 Zusammenfassung und Diskussion
7 Zusammenfassung und Ausblick
7.1 Zusammenfassung
7.2 Ausblick
Anhang
Symbol- und Abkürzungsverzeichnis
Literaturverzeichnis
Publikations- und Vortragsliste
Danksagung
Eidesstattliche Erklärung
|
Page generated in 0.0496 seconds