• Refine Query
  • Source
  • Publication year
  • to
  • Language
  • 101
  • 3
  • 3
  • 3
  • 3
  • 3
  • 3
  • 3
  • 3
  • 1
  • 1
  • Tagged with
  • 104
  • 104
  • 81
  • 51
  • 44
  • 36
  • 35
  • 33
  • 24
  • 24
  • 24
  • 20
  • 20
  • 19
  • 19
  • About
  • The Global ETD Search service is a free service for researchers to find electronic theses and dissertations. This service is provided by the Networked Digital Library of Theses and Dissertations.
    Our metadata is collected from universities around the world. If you manage a university/consortium/country archive and want to be added, details can be found on the NDLTD website.
21

Circuito multiplexador de 4 bits, logica DCFL, tecnologia de GaAs, aplicado em comunicação de dados, numa rede SONET/SDH

Silva Junior, Ivo Carvalho 08 April 2000 (has links)
Orientador: Luiz Carlos Kretly / Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica e de Computação / Made available in DSpace on 2018-07-27T00:52:37Z (GMT). No. of bitstreams: 1 SilvaJunior_IvoCarvalho_M.pdf: 8589573 bytes, checksum: d1a620ee10da8369eff94daff292286c (MD5) Previous issue date: 2000 / Resumo: A ênfase desta tese é em transmissão de dados e sistemas de telecomunicação e prioriza circuitos de baixa potência, ainda que de alta velocidade. As opções tecnológicas existentes para aplicações digitais na faixa de 100 MHz até 1 GHz são as famílias ECL em silício, DCFL em arseneto de gálio (GaAs), bem como ASICs CMOS realizados em processos avançados de Si, e somente as duas últimas podem proporcionar baixos consumos de potência. Em GaAs, DCFL é a principal opção de família digital de baixa potência. Multiplexadores, são blocos importantes em circuitos de telecomunicações. Nos Mux feitos em tecnologias rápidas tais como ECL ou DCFL, poucas formas de multiplexação costumam estar disponíveis. Neste trabalho, descreve-se o projeto fullcustam de um CI Mux, realizado na família DCFL de GaAs. Este circuito Mux está na topologia "tree-type architecture". Foi escolhida essa arquitetura pois ela assegura uma operação estável e usa um divisor dinâmico que opera numa faixa de frequência maior. A principal vantagem da arquitetura em árvore é seu potencial para operação em alta velocidade, especialmente onde FFD de retemporização não é usado(usado em arquitetura que usam registradores de deslocamento). Nesta arquitetura não se usa linhas de atraso ,que são dificeis de estimar e projetar com exatidão, e ainda consomem muita área. A aplicação mais comum para este circuito é em equipamentos de comunicações de dados(ECD). Todos os circuitos foram simulados em HSPICE operando em taxas de até lGHz, com uma capacitância de carga de 5pF na saída, e com uma fonte alimentação de 2V. O protótipo do CI Mux será implementado na tecnologia de MESFETs HGaAs-III, com comprimento de porta de 0,6 /-lm, pela foundry Norte-Americana Vitesse, por intennédio do Projeto Multi-Usuário brasileiro (PMU/FAPESP) em cooperação com o CMP francês. A área total do chip é de 26,69 mm2 (6,96mm x 3,83mm), incluindo o gig de testes. Quando os protótipos estiveram prontos, os resultados de testes em bancada serão comparados com simulações, literatura e finalmente publicados. Esta tese de doutorado pretende ser um guia para futuros projetistas de CIs, apresentando um roteiro bastante didático das etapas de um trabalho de projeto. O CI escolhido para esse fim foi um Mux muito complexo, em VLSI(mais de 800 transistores), por causa de um controle de temporização muito rigoroso dos sinais internos desse CI / Abstract: The emphasis of this thesis is on the data transmission operation and communication systems, and has placed a priority on low-power and high-speed circuits. The existing viable technologies for digital applications in the range from 100 MHz up to 1 GHz are Si ECL and GaAs DCFL families, as well as high-speed CMOS ASICs implemented in advanced Si processes. Only the last two options offer low power consumption. In GaAs technology, DCFL is the main choice for a low-power digital family. Multiplexers, are important component blocks in telecommunication circuits. In Mux inade in fast technologies such as ECL or DCFL, just a few different division ratios are usually available. In this work, a MUX IC was designed in the GaAs DCFL family. This work describes the full-custom design procedures for this IC, starting from its logic design, until the completion of the finallayout version. The Mux circuit topology is the tree-type architecture which has been chosen because it assures reliable operation and uses a dynamic divider with a wide operating range. The main advantage of the tree type architecture is the potential for high speed, especially when the output retiming DFF is exc1uded (used in shiftregister architecture), while the need for delay lines is inconvenient, i.e. it is difficult to estimate and design accurate lines (using gates as well as transmission lines). Furthermore, in case transmission lines are used for delays, considerable area is required, and if gate delays are used, power wilI be also dissipated. The usual applications of this circuit are in equipment of data transmission used in network computers, like ECD, Equipment of Communication Data. AlI the circuit operating configurations were simulated in the HSPICE software, and the results show MUX operation with rates up to I GHz, with 5pF totalload capacitances in its outputs with a 2V power supply voltage. The Mux IC prototype will be manufactured in the HGaAs-III MESFET technology, featuring 0.6 J.1m gate lengths, by the North-American foundry Vitesse Semiconductor, specialized in GaAs ASICs manufacturing, via Brazilian multi-user-projects (PMU/FAPESP) cooperation with the French CMP. The total chip area is 26,69mm2 (6,96mm x 3,83mm). This chip area inc1udes a test circuito. When the IC prototypes arrive, it will be tested and the results wilI be compared to the simulations, literature and fmally published. This PhD thesis aims to be a guideline for future GaAs IC designers, presenting a very didactic outline ofthe steps of a design effort. To maintain this purpose, the chosen IC was a LSI (more than 800 transistors) with a large complexity level, because the precise control timing ofthe internal signal for stable operation of this IC / Mestrado / Doutor em Engenharia Elétrica
22

Proposta e analise de uma arquitetura de serviços integrados IP sobre ATM

Pagani, Carlos Eduardo 22 May 2000 (has links)
Orientador: Mauricio F. Magalhães / Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica e de Computação / Made available in DSpace on 2018-07-28T13:21:07Z (GMT). No. of bitstreams: 1 Pagani_CarlosEduardo_M.pdf: 3181301 bytes, checksum: 268feb52cd4cd7037a9ef0256fdef0fe (MD5) Previous issue date: 2000 / Resumo: Novas aplicações estão surgindo para integrar o uso de dados, voz e vídeo na Internet. Essas aplicações requisitam de qualidade de serviço (QoS - Quality of Service) na transmissão dessas informações. Isso motivou o desenvolvimento de serviços adicionais à arquitetura TCP/IP (Transfer Control Protocol / Intemetworking Protocol) para garantir QoS. Em paralelo, a tecnologia ATM (Asyncronous Trasfer Mode) é um importante meio de transmissão em redes de alta velocidade devido a capacidade de transmitir dados, voz e vídeo integrados com garantia de QoS. Esta tese aborda as questões referentes ao uso da tecnologia ATM para suportar os novos serviços IP. Neste trabalho um modelo de comutação e integração IPI A TM é proposto e avaliado por meio de simulação de algumas de suas características básicas / Abstract: New Internet applications integrates data, voice and video forwarding. This applications need Quality of Service (QoS) to control their traffic. Additional services in the TCP/IP (Transfer Control Protocol /Intemetworking Protocol) architecture were proposed to do this. Additionally, A TM is an important transmission mo de in high speed networks due to its capability to send integrated data, voice, and video with QoS. This thesis reports the use of ATM technology to support new IP services. This work proposes a new IP/ATM switching model and simulates the basic characteristics of this architecture / Mestrado / Mestre em Engenharia Elétrica
23

Dos parametros de degradação do canal de retorno em redes hibridas fibra/coaxial (HFC) interativas

Mattarredona, Edgar Antonio Costa 28 July 2018 (has links)
Orientador : Evandro Conforti / Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica e de Computação / Made available in DSpace on 2018-07-28T20:05:53Z (GMT). No. of bitstreams: 1 Mattarredona_EdgarAntonioCosta_M.pdf: 1277176 bytes, checksum: 86ae5ea6da667f07e5225456194a3d3e (MD5) Previous issue date: 2001 / Mestrado
24

Algoritmos de encaminhamento de celulas em comutadores ATM com Buffer na entrada

Mavigno, Maxwel Cecato 23 October 1997 (has links)
Orientador: Shusaburo Motoyama / Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica e de Computação / Made available in DSpace on 2018-08-12T00:51:55Z (GMT). No. of bitstreams: 1 Mavigno_MaxwelCecato_M.pdf: 4285009 bytes, checksum: c21cb96244e8047b7f2d8a131587461a (MD5) Previous issue date: 1997 / Resumo: : Este trabalho estuda o desempenho de algoritmos de encaminhamento de células usados em computadores ATM com buffer na entrada. O emprego de algoritmos eficientes de encaminhamento possibilita um aumento da vazão dos comutadores com buffer na entrada e a diminuição do tempo de espera das células nos buffers. Simulações foram realizadas com o intuito de avaliar o desempenho de tais algoritmos. Um algoritmo com prioridade de classes de serviço é também proposto nesta tese / Abstract: Not informed. / Mestrado / Mestre em Engenharia Elétrica
25

Sistema de comunicação de dados pela rede elétrica, de baixo custo, aplicado a uma rede de medidores individuais de energia elétrica residencial = concepção do circuito, protótipo e testes / Communication system to the AC power, low cost, applied to a network of individual meters for residential electricity, circuit design, prototyping and testing

Airoldi, Douglas 19 August 2018 (has links)
Orientador: José Antonio Siqueira Dias / Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Elétrica e de Computação / Made available in DSpace on 2018-08-19T07:47:20Z (GMT). No. of bitstreams: 1 Airoldi_Douglas_M.pdf: 6691455 bytes, checksum: c3353281e717bd0415dc9ce4a5762ba6 (MD5) Previous issue date: 2011 / Resumo: Este trabalho é parte de um projeto de pesquisa e desenvolvimento de uma rede de mini-medidores de energia, de baixíssimo custo, que se comunica com uma central, que armazena todas as informações relativas ao consumo de energia elétrica, de cada um dos pontos de consumo de uma residência. Ao fim de um período, fornece ao consumidor condições de analisar a distribuição do seu gasto com energia elétrica por ponto medido. Neste trabalho foi desenvolvido um sistema de comunicação de dados pela rede elétrica, também conhecida como Power Line Communication (PLC)). O hardware, de baixo custo, é composto por microcontrolador e um modem integrado que utiliza o processo Amplitude Shift Keying (ASK), com taxas de comunicação entre 600 e 1200 bps (bits por segundo). O firmware criado é composto de um protocolo que realiza a comunicação half-duplex entre duas estações de medição, permitindo ao transmissor da informação, saber se a mesma foi recebida com integridade / Abstract: This work is part of a research project and develops a network of mini-power meters, very low cost, which communicate with a central, which stores all information relating to the consumption of electricity, each of the points consumption of a residence. At one time, it gives the consumer the ability to analyze the distribution of its spending power by the measured point. We have developed a communication system for data grid, also known as Power Line Communication (PLC). The hardware, low cost, consists of microcontroller and an integrated modem that uses the process Amplitude Shift Keying (ASK), with communication rates between 600 and 1200 bps (bits per second). The firmware is created consisting of a protocol that performs half-duplex communication between two measuring stations, allowing the transmitter of information, whether it was received with integrity / Mestrado / Eletrônica, Microeletrônica e Optoeletrônica / Mestre em Engenharia Elétrica
26

Protocolos de roteamento em redes AD HOC

Fernandes, Bruno Vieira 19 December 2003 (has links)
Orientadores: Nelson Luis Saldanha da Fonseca, Otto Carlos Muniz Bandeira Duarte / Dissertação (mestrado profissional) - Universidade Estadual de Campinas, Instituto de Computação / Made available in DSpace on 2018-08-04T01:38:46Z (GMT). No. of bitstreams: 1 Fernandes_BrunoVieira_M.pdf: 2617376 bytes, checksum: 8d4a2457ced677e2a62bcba5d5cf7f9d (MD5) Previous issue date: 2003 / Resumo: As redes móveis sem inftaestrutura, conhecidas como redes ad hoc, vêm crescendo notoriamente, devido principalmente a simplicidade de implementação, o baixo custo e a diversidade de aplicações que tais redes proporcionam em áreas como a militar, corporativa ou residencial. Entretanto, vários são os fatores que influenciam no desenvolvimento e no desempenho das aplicações para redes ad hoc. Um dos fatores consiste no roteamento dos pacotes na rede. Com isto, protocolos de roteamento para redes ad hoc vêm sendo estudados, visando adaptar-se a restrições da rede como o consumo de energia dos dispositivos móveis e a largura de banda, além de reduzir o número de mensagens, a quantidade de processamento realizado e de dados transmitidos, mesmo quando houver mudanças de topologia na rede. Neste trabalho, descreve-se os protocolos de roteamento para redes ad hoc conhecidos como DSDV (Destination Sequenced Distance Vector), WRP (Wireless Routing Protocol), CSGR (Clusterhead Switch Gateway Routing), AODV (Ad Hoc OnDemand Distance Vetor) e DSR (Dynamic Source Routing), comparando suas principais características / Abstract: The use of ad hoc networks has increased in the past few years due to its low cost. Such networks allows a variety of services in the military, in the corporate as well as in the residential areas. However, the wide spread of ad hoc networks faces several challenges yet to be overcome. One of the factors is the design of efficient routing algorithms. This work describes protocols for ad hoc networks, such as DSDV (Destination Sequenced Distance Vector), WRP (Wireless Routing Protocol), CSGR (Clusterhead Switch Gateway Routing), AODV (Ad Hoc On-Demand Distance Vector) and DSR (Dynamic Source Routing) and compares their main characteristics / Mestrado / Engenharia de Computação / Mestre em Computação
27

Suporte ao serviço não orientado a conexão na rede digital de serviços integrados de faixa larga

Grael Junior, Pedro, 1962- 18 May 1994 (has links)
Orientador: Ivanil Sebastião Bonatti / Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica / Made available in DSpace on 2018-07-20T08:09:12Z (GMT). No. of bitstreams: 1 GraelJunior_Pedro_M.pdf: 6647949 bytes, checksum: 571a6e44fd003350b32d5742fa2471f0 (MD5) Previous issue date: 1994 / Resumo: Este trabalho aborda o suporte ao serviço não orientado à conexão pela Rede Digital de Serviços Integrados de Faixa Larga (B-ISDN), concentrando-se, especificamente, na interconexão de redes locais. São apresentadas as alternativas de arquitetura de rede, identificando os elementos de rede envolvidos e as opções de implementação destes elementos. A partir de uma arquitetura de rede e de uma opção para implementação dos elementos de rede, consideradas como as alternativas mais genéricas, é apresentado um detalhamento destes elementos. São descritos os protocolos envolvidos e suas funções, as especificações funcionais na linguagem SDL (Specification and Description Language), assim como as metodologias de desenvolvimento e simulação utilizadas / Abstract: This work approaches the support of Connectionless Service by the Broadband Integrated Services Digital Network (B-ISDN), concentrating in Local Area Networks interconnection. The network architecture are presented, identifying the network elements involved and their implementationoptions. Selecting one network architecture and one implementation option for the network elements, considered as the more generic alternatives, the details of such elements are shown. The used protocols and their functions are described, as well as, their functional specification using SDL (Specificationand Description Language) and the development and simulation methodologies employed. / Mestrado / Mestre em Engenharia Elétrica
28

Escolha de estrategias otimas para a evolução de nos de comutação

Garcia, Berilhes Borges 02 October 1992 (has links)
Orientador: Anilton Salles Garcia / Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica / Made available in DSpace on 2018-07-16T02:07:26Z (GMT). No. of bitstreams: 1 Garcia_BerilhesBorges_M.pdf: 6715761 bytes, checksum: b824ab601fab0441a327e8aa9a22ccd0 (MD5) Previous issue date: 1992 / Resumo: A evolução de redes locais de telefonia é um problema complexo de grandes dimensões.Para tomá-Io tratável, este é normalmente dividido em três partes: comutação, entroncamento e transmissão.A evolução da rede de comutação consiste em definir, para cada nó (estação, centro de fios), a melhor estratégia de ampliação em termos dos equipamentos a serem instalados.Neste problema, uma das principais dificuldades é determinar a filiação ótima para as Unidades Remotas (centrais remotas, estágio de linha remoto) de modo a considerar: unicidade de filiação, custo de comutação de tráfego, custo de transmissão e capacidade dos equipamentos de comutação (número de assinantes e tráfego comutado).A obtenção da política de filiação de custo mínimo é, por natureza, um problema de Programação Quadrática zero-um.Neste trabalho, o modelo quadrático resultante é tratado utilizando-se uma formulação linear zero-um equivalente, que é resolvida combinando-se técnicas exatas, do tipo "Branch and Bound", com heurísticas especializadas.Também é apresentada a aplicação da abordagem proposta para uma rede real de médio porte / Abstract: Evolution strategy of telephone local network is a very complex problem that is generally solved in three phases: Switching, Trunking and Transmission.The first phase consist obtain the optimal evolution polices for each switching center considering the capacity of existing equipments and the introduction of new equipments.The optimal allocation of Remotes Digital Units that consider: unicity of allocation, traffic switching cost, transmission cost and the switching equipment capacity is the more difficqlt step in this process.It is a zeroone quadratic problem.In this paper we present a equivalent zero-one linear formulation that is solved by the combination on exact techniques (Branch and bound) and specialized heuristics.The application of the proposed approach to real networkis presented. / Mestrado / Mestre em Engenharia Elétrica
29

Busca em vizinhança variável aplicado na solução do problema de planejamento da expansão do sistema de transmissão de energia elétrica /

Martins, Walney Andrade. January 2009 (has links)
Orientador: Rubén Augusto Romero Lázaro / Banca: Anna Diva Plasencia Lotufo / Banca: Marcos Julio Rider Flores / Resumo: Neste trabalho é realizada uma análise teórica, a formulação conceitual e a implementação computacional de um algoritmo de vizinhança variável aplicado ao problema de planejamento a longo prazo de sistemas de transmissão de energia elétrica. O problema de planejamento de sistemas de transmissão é um problema muito complexo de resolver porque o modelo matemático é um problema de programação não linear inteiro misto. Por outro lado, a metaheurística de vizinhança variável é uma técnica de otimização que provou excelente desempenho na resolução de problemas complexos no campo da pesquisa operacional. Assim, neste trabalho é desenvolvido um algoritmo de vizinhança variável para o problema de planejamento de sistemas de transmissão. Um conceito importante na implementação desse algoritmo é a definição de vizinhança em relação a caminhos e a técnica de redução do tamanho da vizinhança. Testes realizados mostraram um excelente desempenho do algoritmo VNS, encontrando as melhores soluções conhecidas e mostradas na literatura especializada / Abstract: In this work a theoretical analysis is carried through, the conceptual formularization and the computational implementation of an applied algorithm of variable neighborhood to the problem of planning in the long run of systems of transmission of electric energy. The problem of planning of transmission systems is a very complex problem from solve because the mathematical model is a programming problem not linear. On the other hand, the metaheuristic of variable neighborhood is one technique of optimization that proved excellent performance in the resolution of complex problems in the field of the operational research. Thus, in this work is developed an algorithm of variable neighborhood for the problem of planning of transmission systems. An important concept in the implementation of this algorithm is the definition of neighborhood in relation the paths and the technique of reduction of the size of the neighborhood. Tests carried through had shown to an excellent performance of algorithm VNS, finding the best solutions known and shown in specialized literature / Mestre
30

Transmissão e receção a 40 Gb/s e 100 Gb/s

Macedo, Carla Filipa Martins de January 2012 (has links)
Estágio realizado na PT Inovação - e orientado pelo Eng. Cláudio Emanuel Rodrigues / Tese de mestrado integrado. Engenharia Electrotécnica e de Computadores (Área de Especialização de Telecomunicações, Electrónica e Computadores). Faculdade de Engenharia. Universidade do Porto. 2012

Page generated in 0.131 seconds