En este trabajo se presenta el estudio de arquitecturas de bus y la implementaci on de
AMBA AHB-Lite en el marco de un sistema que incluye un microprocesador basado en
la arquitectura MIPS32, cuya interfaz es adaptada para ser compatible con las especi caciones
del protocolo mencionado. Se realiza una comparaci on del sistema implementado
con respecto a otras arquitecturas est andar que emplean procesadores como Cortex-M0,
OpenRISC1200, ZPU y LEON3, contrastando los requisitos que cada uno insume en sus
implementaciones en FPGA y el desempe~no alcanzado por cada uno. / This work presents the study of bus architectures and the implementation of AMBA
AHB-Lite in the context of a system that includes a microprocessor based on the MIPS32
architecture, whose interface is modi ed to comply with the protocol's speci cations.
The implemented system is compared with other standard architectures that employ
microprocessors such as Cortex-M0, OpenRISC1200, ZPU y LEON3, examining the
requirements needed for each case in their FPGA implementation and the performance
yielded by each of them.
Identifer | oai:union.ndltd.org:uns.edu.ar/oai:repositorio.bc.uns.edu.ar:123456789/4969 |
Date | 21 June 2019 |
Creators | Oroz de Gaetano, Ariel |
Contributors | Di Federico, Martín, Julián, Pedro |
Publisher | Universidad Nacional del Sur |
Source Sets | Universidad Nacional del Sur |
Language | Spanish |
Detected Language | English |
Type | Electronic Thesis or Dissertation, Text |
Format | application/pdf |
Rights | 2 |
Page generated in 0.0015 seconds