Return to search

Conception fabrication et caractérisation d’un photorécepteur cohérent en filière PIC InP pour les applications 100-400 Gbit/s / Design, manufacturing and characterization of a coherent photodetector in PIC InP for 100-400 Gbit/s applications

Ce travail porte sur la conception, la fabrication et la caractérisation d’un photorécepteur cohérent en filière PIC InP pour les applications 100-400 Gbit/s. La solution retenue est un récepteur cohérent pré-amplifié par un SOA pour permettre d’améliorer la responsivité du récepteur par rapport à un récepteur cohérent classique. De plus, ce récepteur est réalisé en technologie enterrée pour permettre un fonctionnement sur une plus grande gamme de longueurs d’onde. Enfin, un récepteur cohérent non pré-amplifié est aussi réalisé pour pouvoir évaluer l’impact de l’intégration du SOA sur le fonctionnement de notre récepteur. La première partie de cette étude est consacrée à des rappels sur les transmissions optiques à très haut débit, à un état de l’art sur les récepteurs cohérents, à une présentation des différents photodétecteurs et à une présentation de l’hybrid 90° qui est le composant coeur des récepteurs cohérents. Dans un second temps, nous présentons les différents choix retenus pour la conception de notre récepteur. L’étude de deux hybrid 90° simulés en technologie ridge et en technologie enterrée est détaillée. Nous commentons également le choix des photodiodes ainsi que le choix du SOA utilisé pour notre composant. Le troisième chapitre est consacré aux différentes étapes technologiques permettant la fabrication de notre récepteur cohérent pré amplifié. Nous commençons par une description des différentes techniques d’épitaxie utilisées. Ensuite, nous présentons en détails les 22 étapes technologiques nécessaires pour réaliser notre récepteur. Enfin, nous regroupons l’ensemble des caractérisations réalisées sur notre récepteur cohérent. Après un rappel sur les différentes parties de celui-ci et de leurs performances clés, nous caractérisons les composants unitaires formant notre récepteur (mixeur cohérent, photodiodes UTC et SOA). Enfin nous présentons les caractéristiques statiques et dynamiques de notre récepteur et nous comparons ses performances avec celles de l’état de l’art. Ces travaux de thèse ont permis de démontrer la faisabilité d’un récepteur pré-amplifié utilisant un SOA intégré en technologie InP enterrée avec un record de responsivité de 5 A/W. Ceci représente un gain de 12,5 dB par rapport à un récepteur cohérent non amplifié idéal et un gain de 15,5 dB par rapport à l’état de l’art des récepteurs cohérents. De plus, la consommation engendrée par cette intégration reste très faible (240 mW). Enfin, nous avons démontré une démodulation à 32 Gbauds avec un facteur Q de 14 dB. La bande passante de 40 GHz de nos diodes est compatible avec des applications à 56 Gbauds et peut être améliorée pour des applications à 100 Gbauds en réduisant la taille des photodiodes. Ce travail de thèse ouvre donc le chemin pour de nouveaux récepteurs pré-amplifés par un SOA pour des applications à 400 Gbit/s / This work focuses on the design, manufacturing and characterization of a coherent photoreceptor in PiC InP for 100-400 Gbit/s applications. The chosen solution is a preamplified coherent receiver with an SOA to improve the responsivity compared to a conventional coherent receiver. In addition, this receiver is made in buried technology to allow operation over a wider range of wavelengths. Finally, a coherent receiver without SOA is also produced to be able to evaluate its impact on the performances of our receiver. The first part of this study is devoted to reminders about very high speed optical transmissions, about state of the art on coherent receivers, about a presentation of the different photodetectors and a presentation of the 90° hybrid which is the core component in coherent receivers. Secondly, we present the various choices made for the design of our receiver. The study of two 90° hybrids simulated in ridge or in buried technology is detailed. We also comment the choices of photodiodes and SOA used for our component. The third chapter is devoted to the different technological steps used to build our preamplified receiver. We start with a description of the different epitaxial techniques used. Then, we present in detail the 22 technological steps required to realize our receiver. Finally, we group all the characterizations preformed on our coherent receiver. We characterize the unitary components of our receiver (hybrid 90°, UTC photodiodes and SOA). Finally we present the static and dynamic characteristics of our receiver and we compare its performances with the state of the art. This thesis demonstrates the feasibility of a preamplified receiver using a SOA in buried InP technology with a record of reponsivity of 5 A/W. This represents a gain of 12.5 dB compared to an ideal coherent receiver and a gain of 15,5 dB compared to the state of the art. In addition, the consumption generated by this integration remains very low (240 mW). Finally, we have demonstrated a 32 Gbauds demodulation with a Q factor of 14dB and the 40 GHz bandwidth of our photodiodes is compatible with 56 Gbauds applications. It can be improved for 100 Gbauds applications by reducing the size of our photodiodes. This thesis opens the way for a new preamplified coherent receiver for 400 Gbit/s applications

Identiferoai:union.ndltd.org:theses.fr/2017TELE0024
Date20 December 2017
CreatorsSantini, Guillaume
ContributorsEvry, Institut national des télécommunications, Benkelfat, Badr-Eddine
Source SetsDépôt national des thèses électroniques françaises
LanguageFrench
Detected LanguageFrench
TypeElectronic Thesis or Dissertation, Text

Page generated in 0.0028 seconds