Return to search

Projeto de fabricação de HBTs

Orientador: Jacobus Willibrordus Swart / Tese (doutorado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica e de Computação / Made available in DSpace on 2018-07-24T23:49:20Z (GMT). No. of bitstreams: 1
Redolfi_AugustoCesar_D.pdf: 13702909 bytes, checksum: 400d3780f93de7155a7690566d26c6e0 (MD5)
Previous issue date: 1999 / Resumo: Foi estabelecido um processo para a fabricação em laboratório de Transistores Bipolares de Heterojunção (HBTs), em AIGaAs/GaAs. O trabalho consistiu basicamente do estudo das etapas elementares de fabricação. Foi projetado um conjunto de máscaras incluindo dispositivos em diferentes tamanhos e estruturas de teste. Com este conjunto de máscaras, as etapas de processamento de HBTs foram estudadas e transistores HBT foram fabricados. Foi analisado um método para se determinar com precisão o ponto de parada de etch úmido, consistindo da medida da currente reversa em um diodo Schottky formado entre a superfície semicondutora e uma ponta de tungstênio. Com este método foi possível expor com precisão a camada de base. A abertura de vias de contato em paredes em ângulo controlado foi obtida transferindose o ângulo de inclinação de uma parede de fotorresiste para a parede da via em polyimide. Estruturas de metal para contatos ôhmicos baseadas em AuGe, para contatos n+ e Ti/Pt/ Au, para camadas p+, ambas obtidas por evaporação por feixe de elétrons, seguida de um ciclo térmico para liga ou sinterização, foram analisadas para o uso em dispositivos de pequena geometria ...Observação: O resumo, na íntegra, poderá ser visualizado no texto completo da tese digital / Abstract: A process was established for the fabrication in laboratory of Heterojunction Bipolar Transistors (HBTs) with the AIGaAs/GaAs system. The work consisted basically of the study of elementary processing steps. A mask set was designed including devices in different sizes and test structures. With this mask set, the processing steps for HBT fabrication were studied and HBT transistors were obtained. A method to stop wet etching precisely on the base layer was analysed. This method consists of measuring the reverse currente in a diode formed between the surface of the layer being etched and a tungsten probe and allowed precise base layer exposure. The opening of contact vias with precise wall angle control was achieved by tranfering the pattern of a photoresist tilted wall to a polyimide via. Contact metallization strucures based on AuGe for n+ layers and Ti/Pt/ Au for p+ layers, produced by e-beam evaporation followed by an alloy or sinthering cycle was analysed for usage in small geometry devices and contact resistivity as low as 1x ?10 POT. ?6? ?ômega? ?cm POT.2? were achieved for both cases. An empirical model was developed, implemented and tested to simulate the behavior of fabricated devices. This model includes the self-heating effect and is suitable for use with CAD tools. ...Note: The complete abstract is available with the full electronic digital thesis or dissertations / Doutorado / Doutor em Engenharia Elétrica

Identiferoai:union.ndltd.org:IBICT/oai:repositorio.unicamp.br:REPOSIP/260828
Date24 July 2018
CreatorsRedolfi, Augusto Cesar
ContributorsUNIVERSIDADE ESTADUAL DE CAMPINAS, Swart, Jacobus Willibrordus, 1950-, Jorge, Alberto Martins, Damiani, Furio, Junior, Luiz Eugenio de Barros, Saito, Megumi
Publisher[s.n.], Universidade Estadual de Campinas. Faculdade de Engenharia Elétrica e de Computação, Programa de Pós-Graduação em Engenharia Elétrica
Source SetsIBICT Brazilian ETDs
LanguagePortuguese
Detected LanguageEnglish
Typeinfo:eu-repo/semantics/publishedVersion, info:eu-repo/semantics/doctoralThesis
Format192p. : il., application/pdf
Sourcereponame:Repositório Institucional da Unicamp, instname:Universidade Estadual de Campinas, instacron:UNICAMP
Rightsinfo:eu-repo/semantics/openAccess

Page generated in 0.0023 seconds