Return to search

Modélisation physique et compacte de transistors en couches minces à base de silicium amorphe ou microcristallin

Dans le but de développer un modèle compact spécifique aux transistors en couches minces (TFT) à base de silicium amorphe ou microcristallin, nous présentons dans ce manuscrit nos études sur l'optimisation des modèles compacts et des méthodes d'extraction des paramètres et, surtout, différents phénomènes présents dans la physique de ces TFTs. Nous proposons une méthode plus robuste d'extraction des paramètres, qui, différemment des méthodes conventionnelles, ne néglige pas la résistance d'accès, diminuant ainsi la subjectivité du procédé de l'extraction. La résistance d'accès dans les différentes structures a été analysée. Pour la structure top-gate coplanar, nous nous sommes focalisés sur des raisons géométriques pour montrer la dépendance de la résistance d'accès en tension de grille. Pour la structure bottom-gate staggered, nous avons introduit l'approche de transport-diffusion au modèle de current crowding, en prouvant la dépendance en tension de grille et en courant en raison de la diffusion des électrons. Le comportement dynamique a été étudié en couplant mesures expérimentales et simulations par éléments finis, en associant les capacités intrinsèques des TFTs avec le temps de retard d'allumage. Nous avons observé l'évolution temporelle du canal lors de sa création ou de sa disparition et nous avons ainsi proposé un modèle qui décrit sa propagation dans un TFT. Nous avons enfin étudié le phénomène de vieillissement des TFTs et nous avons mis en évidence la localisation de la dégradation et de la relaxation dans un TFT sous un stress électrique avec la tension de drain non-nulle.

Identiferoai:union.ndltd.org:CCSD/oai:pastel.archives-ouvertes.fr:pastel-00807865
Date17 January 2013
CreatorsJin, Jong Woo
PublisherEcole Polytechnique X
Source SetsCCSD theses-EN-ligne, France
LanguageFrench
Detected LanguageFrench
TypePhD thesis

Page generated in 0.0018 seconds