Return to search

Etude de l'intégration de transistors à canal en graphène épitaxié par une technologie compatible CMOS

Le graphène est un plan unique d'atomes de carbone formant une structure en nid d'abeilles. Dans le cas idéal, le graphène possède des propriétés physiques étonnantes résultant de sa structure électronique en " cône de Dirac ". En particulier, la mobilité électronique dans le graphène est exceptionnelle ce qui ouvre des perspectives pour les transistors futurs. Dans cette thèse notre objectif est de tester les propriétés et les performances de transistors réalisés sur graphène à l'aide d'une technologie compatible CMOS. Depuis 2004, il est connu qu'on peut obtenir ce matériau bidimensionnel à partir de la graphitisation du carbure de silicium (SiC). C'est cette technique qui a été utilisée ici. Parmi les résultats obtenus, nous présenterons en particulier une méthode innovante pour déterminer le nombre de couches de graphène. Nous détaillerons la technologie d'intégration mise au point, avec la réalisation de transistors à canal court et étroit. Nous montrerons les caractéristiques obtenues. La mobilité électronique mesurée est à l'état de l'art international. Nous analyserons également le rôle du diélectrique de grille sur la qualité des performances.

Identiferoai:union.ndltd.org:CCSD/oai:tel.archives-ouvertes.fr:tel-00721765
Date15 December 2011
CreatorsClavel, Milène
PublisherUniversité de Grenoble
Source SetsCCSD theses-EN-ligne, France
Languagefra
Detected LanguageFrench
TypePhD thesis

Page generated in 0.0022 seconds