Orientador: Furio Damiani / Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica / Made available in DSpace on 2018-07-20T02:10:44Z (GMT). No. of bitstreams: 1
Luque_WilfredoMachaca_M.pdf: 7084965 bytes, checksum: 553cb5e719e482101fe1a917c7b27ab8 (MD5)
Previous issue date: 1994 / Resumo: O ABACUS é um sistema voltado à simulação de circuitos de alta escala de integração que utiliza um arranjo de processadores dedicados e que diferente das metodologias convencionais de simulação evita a resolução do sistema de equações algébrico-diferenciais não lineares que descrevem os circuitos. Neste trabalho apresenta-se o modelamento na linguagem de descrição de hardware VHDL desse sistema em dois níveis de abstração, comportamental e de transferência entre registradores, com a finalidade de simulá-Io detalhadamente, objetivando a sua implementação física. Como produto da simulação apresentam-se resultados sobre o dimensionamento dos canais de comunicação entre os processadores do arranjo e sobre os tempos de execução dos modelos dos dispositivos, os quais são de grande importância para o modelamento do sistema ABACUS nos níveis seguintes de abstração / Mestrado / Mestre em Engenharia Elétrica
Identifer | oai:union.ndltd.org:IBICT/oai:repositorio.unicamp.br:REPOSIP/259113 |
Date | 18 November 1994 |
Creators | Luque, Wilfredo Machaca |
Contributors | UNIVERSIDADE ESTADUAL DE CAMPINAS, Damiani, Furio, 1943-2016 |
Publisher | [s.n.], Universidade Estadual de Campinas. Faculdade de Engenharia Elétrica e de Computação, Programa de Pós-Graduação em Engenharia Elétrica |
Source Sets | IBICT Brazilian ETDs |
Language | Portuguese |
Detected Language | Portuguese |
Type | info:eu-repo/semantics/publishedVersion, info:eu-repo/semantics/masterThesis |
Format | 113 f. : il., application/pdf |
Source | reponame:Repositório Institucional da Unicamp, instname:Universidade Estadual de Campinas, instacron:UNICAMP |
Rights | info:eu-repo/semantics/openAccess |
Page generated in 0.0022 seconds