Return to search

Desenvolvimento de uma metodologia de inje??o de falhas de atraso baseada em FPGA

Made available in DSpace on 2015-04-14T13:56:29Z (GMT). No. of bitstreams: 1
453332.pdf: 3256943 bytes, checksum: 802e693c7d7f8218ab7cad817e183d79 (MD5)
Previous issue date: 2013-04-10 / With the evolution of CMOS technology, density and proximity between routing lines of integrated circuits (ICs) have increased substantially in the recent years. Slight variations in the manufacturing process, as the undesired connection between adjacent tracks and variations in threshold voltage due to changes in the lithographic process can cause the IC to behave anomalously. In this context, the development of new test methodologies, which are capable of providing high capacity fault detection in order to identify defects, becomes essential. Specifically when manufacturing ICs using technologies below 65nm, the use of test methodologies that aim at detecting delay faults is crucial, thus the production process does not cause a change in the resulting logic circuit's behaviour, but only a change in the circuit's timing. Thereby, this master thesis proposes the development of a methodology for the injection of delay faults in order to extract the delay fault coverage and to analyse the efficiency of existing methodologies for complex ICs. The proposed approach aims at guiding the insertion of delay faults into specific points of the IC. Such insertion points are results of the probabilistic variation in the manufacturing process of large-scale integrated circuits and can be used in modelling delay faults arising from such variations. Through the specification, implementation, validation and assessment of an emulation tool in the Field-Programmable Gate Array (FPGA) it will be possible to understand the degree of robustness of complex integrated systems against delay faults, extract the fault coverage and evaluate the efficiency of both test methodologies and techniques for fault tolerance. / Com a evolu??o da tecnologia CMOS, a densidade e a proximidade entre as linhas de roteamento dos Circuitos Integrados (CIs) foram incrementadas substancialmente nos ?ltimos anos. Pequenas varia??es no processo de fabrica??o, como liga??es indesejadas entre trilhas adjacentes e varia??es no limiar de tens?o dos transistores devido a altera??es no processo de litografia podem causar um comportamento an?malo no CI. Assim, o desenvolvimento de novas metodologias de teste capazes de proverem uma elevada capacidade de detec??o de falhas, oriundas a partir dos mais variados tipos de defeitos de manufatura tornaram-se essenciais nos dias de hoje. Especificamente diante de CIs fabricados a partir de tecnologias abaixo de 65nm, torna-se fundamental o uso de metodologias de teste que visam a detec??o de falhas de atraso, pois as varia??es no processo de produ??o n?o manifestam uma altera??o l?gica no comportamento do circuito resultante, e sim uma altera??o na temporiza??o do circuito. Neste contexto, esta disserta??o de mestrado prop?e o desenvolvimento de uma metodologia de inje??o de falhas de atraso com a finalidade de extrair a cobertura de falhas e analisar a efici?ncia de metodologias de teste desenvolvidas para CIs complexos. A metodologia proposta visa nortear a inser??o de falhas de atraso em pontos espec?ficos do CI. Esses pontos de inser??o s?o resultados do estudo de varia??es probabil?stica do processo de fabrica??o de CIs em larga escala e podem ser utilizados na modelagem de falhas de atraso decorrentes dessas varia??es. Atrav?s da especifica??o, implementa??o, valida??o e avalia??o de uma ferramenta de emula??o em Field Programmable Gate Array (FPGA), ser? poss?vel avaliar a robustez de sistemas integrados complexos frente a falhas de atraso, extrair a cobertura de falhas e avaliar a efici?ncia tanto de metodologias de teste quanto de t?cnicas de toler?ncia a falhas.

Identiferoai:union.ndltd.org:IBICT/oai:tede2.pucrs.br:tede/3057
Date10 April 2013
CreatorsMarroni, N?colas
ContributorsPoehls, Leticia Maria Bolzani
PublisherPontif?cia Universidade Cat?lica do Rio Grande do Sul, Programa de P?s-Gradua??o em Engenharia El?trica, PUCRS, BR, Faculdade de Engenharia
Source SetsIBICT Brazilian ETDs
LanguagePortuguese
Detected LanguageEnglish
Typeinfo:eu-repo/semantics/publishedVersion, info:eu-repo/semantics/masterThesis
Formatapplication/pdf
Sourcereponame:Biblioteca Digital de Teses e Dissertações da PUC_RS, instname:Pontifícia Universidade Católica do Rio Grande do Sul, instacron:PUC_RS
Rightsinfo:eu-repo/semantics/openAccess
Relation207662918905964549, 500, 600, -655770572761439785

Page generated in 0.0021 seconds