Return to search

Design methodologies for multi-mode and multi-standard low-noise amplifiers / Méthodologies de conception pour les amplificateurs faible bruit multi-mode et multi-standard

L'engouement récent pour l'Internet des Objets comme pour les communications satellites entraine des besoins forts en systèmes de communication radio-fréquence (RF) performants. Afin de répondre aux contraintes du marché de masse, ces systèmes doivent être toujours moins encombrants et permettre de maitriser leur consommation de puissance. Ils doivent également être capable d'adresser plusieurs standards de communications et d'ajuster leur performances aux besoins de leur environnement, toujours afin de réduire leur taille et leur consommation. Actuellement, beaucoup de travaux se concentrent sur le développement d'amplificateurs faible-bruits (LNA), le bloc le plus critique des récepteurs RF. L'objectif est donc de concevoir des récepteurs multi-mode et multi-standard. Pour cela, les LNA nécessitent des flots de conception capables de s'adapter aux différentes technologies et topologies afin de répondre à des cahiers des charges très diverses. Cette thèse a donc pour objectif le développement de méthodologies de conception simple et précise pour l'implémentation d'amplificateurs faible bruit.La première méthodologie présentée est dédiée à l'implémentation de LNA en technologie COTS pour des applications spatiales. Ce LNA présente une adaptation large-bande pour adresser plusieurs standards. Il a été conçu pour faire partie d'un récepteur RF dédié aux nano-satellites. Ce dernier a donc fait l'objet d'une étude préliminaire afin de déterminer le cahier des charges à partir des normes des standards visés.La seconde méthodologie est dédiée à l'implémentation de LNA en technologie CMOS pour n'importe quelle type d'applications. Cette méthodologie est d'abord présentée au travers de topologies simples, puis appliquée à un LNA sans inductances à forte linéarité. Cette méthodologie permet notamment de comparer les topologies mais également les technologies CMOS, même les plus avancées telle que la 28 nm FDSOI.Enfin le LNA sans inductances est rendu reconfigurable pour adresser plusieurs standards tout en gardant le dimensionnement optimum obtenu par la méthodologie présentée précédemment. En effet les tailles et polarisation de chaque transistor sont contrôlées numériquement afin d'adapter les performances du LNA à un standard donné. De plus, l'étude de filtres de type N-path combinés au LNA proposé permet d'étendre encore la linéarité du circuit / The recent enthusiasm for the Internet of Objects as well as for satellite communications leads to the need for high-performance radio-frequency (RF) communication systems. In order to meet the constraints of the mass market, these systems must be compact and be as low power as possible. Beside, they are expected to address multiple communication standards and to adjust their performance to the environment, still in order to reduce the size and the power consumption. Currently, many works focus on the development of low-noise amplifiers (LNA), the most critical block of RF receivers. To address this purpose, the goal is to design multi-mode and multi-standard receivers. Hence, LNAs require design flows that can adapt to the different technologies and topologies in order to meet any given set of specifications. This thesis aims at the development of simple and accurate design methodologies for the implementation of low-noise amplifiers.The first proposed methodology is dedicated to the implementation of a LNA in COTS technology for spatial applications. This LNA offers a broadband matching to address several standards. It is designed to be part of an RF receiver for nano-satellites. Thus, the latter is first studied in order to determine the specifications based on the standards of the targeted applications.The second methodology is dedicated to the implementation of LNAs in CMOS technology for any kind of applications. This methodology is first illustrated with basic topologies and then applied to an highly linear inductorless LNA. The design methodology also enables a fair comparison between the topologies and also CMOS technologies, even the most advanced ones such as the 28 nm FDSOI.Finally, reconfigurability is added to the inductorless LNA, to address several standards while retaining the optimum sizing given by the previously introduced methodology. Indeed, the size and polarization of each transistor are digitally controlled in order to adjust the LNA's performance to a given standard. Furthermore, the study of N-path filters combined with the proposed LNA is explored to improve the linearity of the circuit.

Identiferoai:union.ndltd.org:theses.fr/2017BORD0861
Date11 December 2017
CreatorsGuitton, Gabrielle
ContributorsBordeaux, Taris, Thierry
Source SetsDépôt national des thèses électroniques françaises
LanguageEnglish
Detected LanguageFrench
TypeElectronic Thesis or Dissertation, Text

Page generated in 0.0022 seconds