• Refine Query
  • Source
  • Publication year
  • to
  • Language
  • 1
  • Tagged with
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • About
  • The Global ETD Search service is a free service for researchers to find electronic theses and dissertations. This service is provided by the Networked Digital Library of Theses and Dissertations.
    Our metadata is collected from universities around the world. If you manage a university/consortium/country archive and want to be added, details can be found on the NDLTD website.
1

Regulation of power amplifiers under VSWR conditions in CMOS 65nm for 60GHz applications

Gorisse, Jean 15 November 2010 (has links) (PDF)
Avec l'apparition d'applications grand-public, comme le Wireless-HD, les fréquences millimétriques nécessitent l'utilisation de technologies CMOS faible coût. Cependant, avant d'être commercialisés, les transmetteurs mmW doivent être suffisamment résistants notamment à la désadaptation d'impédance entre l'amplificateur de puissance (AP) et l'antenne qui peut résulter d'un obstacle dans le champ proche de l'antenne. Une telle désadaptation d'impédance se traduit par l'apparition d'ondes stationnaires qui peuvent engendrer des dommages irrémédiables sur l'AP. Cette thèse propose une architecture innovante de régulation qui vise à protéger l'AP de telles dégradations tout en optimisant ses performances. La désadaptation d'impédance peut être évaluée en intégrant plusieurs détecteurs de puissance entre l'AP et l'antenne. Une boucle de régulation numérique peut ensuite établir une stratégie d'optimisation des performances de l'AP. Cette thèse s'intéresse particulièrement aux circuits de détection de puissance qui captent la désadaptation d'impédance de l'antenne. Réalisé en technologie CMOS 65nm de STMicroelectronics, le détecteur de puissance présente 25dB de dynamique à 60GHz et est capable de détecter jusqu'à 3 :1 de TOS. Ces détecteurs de puissance ont ensuite été intégrés dans un second circuit avec un AP et des convertisseurs (CAN & CNA). Une boucle de régulation agissant sur le gain de l'AP permet ainsi de garder une puissance de sortie constante quelle que soit l'impédance d'antenne tandis qu'une seconde boucle protège l'AP de la destruction. Cette thèse couvre également deux projets développés en parallèle de l'architecture de régulation de TOS. D'abord est proposée une nouvelle architecture de convertisseur analogique numérique logarithmique, basée sur l'architecture d'amplificateur logarithmique à compression progressive. Ensuite, une co-simulation sous ADS d'un AP RF/mmW avec sa boucle de régulation numérique permet de simuler l'AP à TOS régulé.

Page generated in 0.056 seconds