Spelling suggestions: "subject:"digitale signalverarbeitung"" "subject:"digitale signalverarbeitungs""
1 |
Empfangsalgorithmen für nichtlinear verzerrte MehrträgersignaleZillmann, Peter January 2007 (has links)
Zugl.: Dresden, Techn. Univ., Diss., 2007
|
2 |
Grundlagen der digitalen Kommunikationstechnik Übertragungstechnik - Signalverarbeitung - Netze ; mit 42 Tabellen und 62 BeispielenRoppel, Carsten January 2006 (has links)
Literaturverz. S. 421 - 425
|
3 |
Ein Realzeitverfahren zur Störgeräuschmaskierung bei der Audiosignalübertragung im Kraftfahrzeug /Klöckner, Ralf. January 1991 (has links)
Gesamthochsch., Diss--Paderborn.
|
4 |
A modular driver for DSP Hardware and Linux 2.6 Ein Modularer Treiber für DSP Hardware und Linux 2.6 /Neubert, Tobias, Baumgartl, Robert. January 2007 (has links)
Chemnitz, Techn. Univ., Diplomarb., 2006.
|
5 |
Electronic predistortion strategies for directly modulated laser systemsWarm, Stefan January 2009 (has links)
Zugl.: Berlin, Techn. Univ., Diss., 2009
|
6 |
Iterative estimation and detection for single carrier block transmissionDangl, Markus A. January 2007 (has links)
Zugl.: Ulm, Univ., Diss., 2007
|
7 |
Verlustleistungs-Modellierung exemplarischer Schlüsselkomponenten der hochratigen digitalen SignalverarbeitungHenning, Christiane. Unknown Date (has links) (PDF)
Techn. Hochsch., Diss., 2002--Aachen.
|
8 |
Mikroarchitektur eines digitalen Signalprozessors mit Datenflusserweiterung / Microarchitecture of a DSP with dataflow processing extensionFiedler, Rolf 22 July 2002 (has links) (PDF)
This dissertation presents the results of research towards a
new computer architectural approach for the construction of
digital signal processors. The new approach is based on a
transport triggered architecture (TTA) and allows for a dataflow
processing mode. The proposed architecture has beed called TAD
(Transport triggered Architecture with Dataflow-extension).
The designed machine is able to execute limited dataflow-graphs using
a single assembly instruction.
The size of the dataflow-graph is limited by the number of available
execution units and communication resources.
To undertake the research a cycle-correct simulator of the proposed
microarchitecture has been designed. Benchmark results of the new
microarchitecture were obtained by executing typical DSP-programs on
the simulator.
The properties of the new architecture and the variants of its
parameters are discussed in the text.
i
Performance data is given on a per-cycle basis. A demonstration
machine for the TAD has been synthesized for a 0.35um CMOS-technology.
Data for area and maximum clock frequency of the design have been
extracted from the routed chip design. / Diese Arbeit stellt die Ergebnisse von Untersuchungen über eine
neue Architekturvariante für digitale Signalverarbeitungsprozessoren
mit transportgesteuerter Architektur (TTA) vor.
Die dazu entworfene Maschine erlaubt es, endliche Datenflussgraphen auf
einen einzelnen Maschinenbefehl abzubilden. Die maximale Größe der
abbildbaren Datenflussgraphen ist dabei durch die Anzahl gleichzeitig
verfügbarer Verarbeitungseinheiten und Kommunikationsresourcen beschränkt.
Die Untersuchungen dazu wurden mit einem taktgenauen Mikroarchitektursimulator
durchgeführt. Die Daten zur Verarbeitungsleistung der Maschine wurden
durch das Ausführen von Lastprogrammen auf diesem Simulator gewonnen.
Der Aufbau und die Eigenschaften der durch den Simulator realisierten
Mikroarchitektur und einige von dieser Implementation abweichende Varianten
werden erläutert.
Da sich Angaben zur Anzahl der Verarbeitungszyklen nicht vergleichen lassen,
ohne dass Informationen zur maximal erreichbaren Taktfrequenz der
Implementation vorliegen, wurde die vorgeschlagene Mikroarchitektur als
integrierter Schaltkreis synthetisiert, um Informationen zu Flächenbedarf
und Laufzeit zu gewinnen. Aus den Entwurfsdaten für den integrierten
Schaltkreis wurden die Verdrahtungs-Kapazitäten extrahiert und daraus die
Information zur maximalen Taktfrequenz gewonnen.
|
9 |
A Modular Driver for DSP Hardware and Linux 2.6Neubert, Tobias 29 January 2007 (has links) (PDF)
This diploma thesis discusses the porting of a device driver for DSP development boards.
Initially, there was an older version for Linux Kernel 2.4, that should be ported to the
new version 2.6. Thereby, the structure had to be redesigned in terms of a simplification
and a functional enhancement. One of the basic changes was to remove the necessity of
a talker on DSP side from the design.
The resulting driver consists of a generic module and several hardware dependent
modules, one for every supported DSP board. Besides the generic driver, chip drivers for
TI EVM C62 and ATEME NVDK C64 have been implemented. Since the representation
in the file system is a character device, the system call API serves as standard user
interface. Additionally, Sys FS is used to make driver controls and hardware registers.
directly accessible. Another new feature is the possibility of handling data streams,
which are often produced by DSP programs as output. So a mechanism for asynchronous
data communication was needed. The netlink sockets provide this functionality and are
therefore used by the driver. / Das Thema dieser Diplomarbeit ist die Portierung eines Gerätetreibers für DSP Entwicklerboards. Ausgangspunkt war ein alter Treiber für Linux Kernel 2.4, welcher für den neuen Kernel 2.6 angepasst werden sollte. Dabei sollte die Struktur vereinfacht und die Funktionalität erweitert werden. Wichtigste Änderung war es, den Treiber unabhängig von einem Talker auf DSP-Seite zu machen.
Der entstandene Treiber besteht aus einem generischen Modul und verschiedenen Hardware abhängigen Modulen, eins für jedes unterstützte Board. Es entstanden somit Treiber für das TI EVM C62 und das ATEME NVDK C64. Als Nutzer Interface dient das System Call API, die Representation des Treibers im System ist eine Gerätedatei. Zudem wird die Verwendung des SysFS für den Zugriff aud Treiber Einstellungen und Hardware Register gezeigt. Ein weitere Funktion bietet die Möglichkeit, Datenströme zwischen DSP und Linux-User zu übermitteln. Diese asynchrone Datenkommunikation wird mit Netlink Sockets realisiert.
|
10 |
Model order reduction of linear systems with applications to signal processing and EMCRadić-Weissenfeld, Ljubica January 2008 (has links)
Zugl.: Hannover, Univ., Diss., 2008
|
Page generated in 0.0874 seconds