1 |
Arquitetura com elevada taxa de processamento e reduzida largura de banda de mem?ria para a estima??o de movimento em v?deos digitaisLopes, Alba Sandyra Bezerra 30 March 2011 (has links)
Made available in DSpace on 2014-12-17T15:47:56Z (GMT). No. of bitstreams: 1
AlbaSBL_DISSERT.pdf: 4454568 bytes, checksum: 25c4881845467354b0805f55975884ef (MD5)
Previous issue date: 2011-03-30 / Nowadays several electronics devices support digital videos. Some examples of these devices are cellphones, digital cameras, video cameras and digital televisions. However, raw videos present a huge amount of data, millions of bits, for their representation as the way they were captured. To store them in its primary form it would be necessary a huge amount of disk space and a huge bandwidth to allow the transmission of these data. The video compression becomes essential to make possible information storage and transmission. Motion Estimation is a technique used in the video coder that explores the temporal redundancy present in video sequences to reduce the amount of data necessary to represent the information. This work presents a hardware architecture of a motion estimation module for high resolution videos according to H.264/AVC standard. The H.264/AVC is the most advanced video coder standard, with several new features which allow it to achieve high compression rates. The architecture presented in this work was developed to provide a high data reuse. The data reuse schema adopted reduces the bandwidth required to execute motion estimation. The motion estimation is the task responsible for the largest share of the gains obtained with the H.264/AVC standard so this module is essential for final video coder performance. This work is included in Rede H.264 project which aims to develop Brazilian technology for Brazilian System of Digital Television / Diversos aparelhos eletr?nicos atuais d?o suporte ? utiliza??o de v?deos digitais: celulares, c?meras fotogr?ficas, filmadoras e TVs digitais s?o alguns exemplos. Entretanto, esses v?deos, tal como foram capturados, apresentam uma grande quantidade de informa??o, utilizando milh?es de bits para sua representa??o. Para realizar o armazenamento dos dados na sua forma prim?ria, seria necess?ria uma quantidade enorme de espa?o e uma grande largura de banda para realizar a transmiss?o. A compress?o de v?deos torna-se, ent?o, essencial para possibilitar o armazenamento e a transmiss?o destes dados. O estimador de movimento, um dos m?dulos do codificador, explora a redund?ncia temporal existente nas sequ?ncias de v?deo para reduzir a quantidade de dados necess?ria ? representa??o da informa??o. Este trabalho apresenta uma arquitetura em hardware para o estimador de movimento para v?deos de alta resolu??o, segundo o padr?o H.264/AVC. O padr?o H.264/AVC ? o mais novo padr?o de compress?o de v?deos que possibilita, gra?as a uma s?rie de inova??es, alcan?ar elevadas taxas de compress?o. A arquitetura apresentada neste trabalho foi projetada para permitir o m?ximo reuso de dados, visando a diminui??o da largura de banda necess?ria para realizar o processo de estima??o de movimento. ? na estima??o de movimento que residem os maiores ganhos do padr?o e, por isso, este m?dulo ? essencial para a efici?ncia do codificador como um todo. Este trabalho est? inserido no projeto Rede H.264, que visa desenvolver tecnologia brasileira para o Sistema Brasileiro de Televis?o Digital
|
Page generated in 0.0661 seconds