• Refine Query
  • Source
  • Publication year
  • to
  • Language
  • 1
  • Tagged with
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • 1
  • About
  • The Global ETD Search service is a free service for researchers to find electronic theses and dissertations. This service is provided by the Networked Digital Library of Theses and Dissertations.
    Our metadata is collected from universities around the world. If you manage a university/consortium/country archive and want to be added, details can be found on the NDLTD website.
1

Arquitetura hardware/software de um n?cleo NCAP segundo o padr?o IEEE 1451.1: uma prova de conceito

Santos, Jos? de Anchieta Gomes dos 06 August 2010 (has links)
Made available in DSpace on 2015-03-03T15:47:46Z (GMT). No. of bitstreams: 1 JoseAGS_DISSERT.pdf: 2330310 bytes, checksum: 85a4a01483a651e7ffb81f908e9c087a (MD5) Previous issue date: 2010-08-06 / Os sensores inteligentes s?o dispositivos que se diferenciam dos sensores comuns por apresentar capacidade de processamento sobre os dados monitorados. Eles tipicamente s?o compostos por uma fonte de alimenta??o, transdutores (sensores e atuadores), mem?ria, processador e transceptor. De acordo com o padr?o IEEE 1451 um sensor inteligente pode ser dividido em m?dulos TIM e NCAP que devem se comunicar atrav?s de uma interface padronizada chamada TII. O m?dulo NCAP ? a parte do sensor inteligente que comporta o processador. Portanto, ele ? o respons?vel por atribuir a caracter?stica de intelig?ncia ao sensor. Existem v?rias abordagens que podem ser utilizadas para o desenvolvimento desse m?dulo, dentre elas se destacam aquelas que utilizam microcontroladores de baixo custo e/ou FPGA. Este trabalho aborda o desenvolvimento de uma arquitetura hardware/software para um m?dulo NCAP segundo o padr?o IEEE 1451.1. A infra-estrutura de hardware ? composta por um driver de interface RS-232, uma mem?ria RAM de 512kB, uma interface TII, o processador embarcado NIOS II e um simulador do m?dulo TIM. Para integra??o dos componentes de hardware ? utilizada ferramenta de integra??o autom?tica SOPC Builder. A infra-estrutura de software ? composta pelo padr?o IEEE 1451.1 e pela aplica??o espec? ca do NCAP que simula o monitoramento de press?o e temperatura em po?os de petr?leo com o objetivo de detectar vazamento. O m?dulo proposto ? embarcado em uma FPGA e para a sua prototipa??o ? usada a placa DE2 da Altera que cont?m a FPGA Cyclone II EP2C35F672C6. O processador embarcado NIOS II ? utilizado para dar suporte ? infra-estrutura de software do NCAP que ? desenvolvido na linguagem C e se baseia no padr?o IEEE 1451.1. A descri??o do comportamento da infra-estrutura de hardware ? feita utilizando a linguagem VHDL

Page generated in 0.0591 seconds