Spelling suggestions: "subject:"test een faisceau"" "subject:"test enn faisceau""
1 |
Traitement d'images en analyse de défaillances de circuits intégrés par faisceau d'électronsConard, Dider 11 February 1991 (has links) (PDF)
Cette thèse présente l'étude et la réalisation d'un système automatique et intégré d'analyse de défaillances de circuits VLSI par faisceau d'électrons. Le principe d'analyse consiste a comparer les images représentant en contraste de potentiel le fonctionnement interne du circuit défaillant a celles d'un circuit de référence. L'application de cette technique de test a des circuits dont la structure détaillée est inconnue, a nécessité le développement d'un outil automatique permettant d'extraire les différences de contraste sur la totalité du circuit. L'automatisation s'est heurtée aux problèmes d'alignement entre les images a comparer. Une technique de reconnaissance des formes, basée sur la détection des coins, a été mise en œuvre pour s'affranchir de ces problèmes. Ces travaux ont été valides par une étude expérimentale menée sur des microprocesseurs 68000
|
2 |
Analyse de défaillances de circuits VLSI par testeur à faisceau d'électronsSavart, Denis 27 June 1990 (has links) (PDF)
Cette thèse concerne l'analyse de défaillances de circuits VLSI et plus particulièrement la localisation automatique de défauts sur des circuits a structure non connue a l'aide d'un testeur par faisceau d'électrons. La première partie décrit le problème du point de vue de l'analyste et conclut sur la nécessité de l'emploi des techniques de test sans contact et plus particulièrement du testeur par faisceau d'électrons. La seconde partie décrit la methode employée pour localiser une défaillance au sein d'un circuit intégré, fondée sur la comparaison de l'image en contraste de potentiel du circuit défaillant avec l'image d'un circuit identique réputé bon. Les problèmes lies a l'automatisation complète de la phase de comparaison sont ensuite détaillés et des solutions sont apportées. Les algorithmes de traitement des images sont décrits en détail; certains ayant été spécialement développés pour la nature spécifique des images de circuits intégrés (binarisation et corrélation par recherche des coins). La troisième partie décrit les deux phases expérimentales effectuées sur deux équipements différents et permet de montrer la faisabilité de la methode de comparaison et surtout la fiabilité du processus automatique. La dernière partie conclut par la nécessité de développer les applications informatisées autour de l'outil testeur par faisceau d'électrons
|
3 |
Étude de la contrôlabilité des circuits intégrés par faisceaux d'électronsMicollet, D. 29 September 1988 (has links) (PDF)
Cette thèse propose quelques solutions au problème du développement de la contrôlabilité par faisceaux d'électrons. La première partie de ce travail passe en revue les phénomènes lies aux faisceaux d'électrons ainsi que les possibilités offertes par les faisceaux de photons. La seconde partie traite plus particulièrement du phénomène Ebic. Son étude théorique et expérimentale dans le cas d'une jonction Planar pn amène à la conclusion que la contrôlabilité requiert des énergies de faisceaux très supérieures à celles de l'observation, exigence qui induit d'importantes perturbations du faisceau. Ces dernières sont analyséss et quelques solutions proposées pour les reduire. La seconde conclusion de l'Ebic est que le faisceau ne permettra pas le contrôle du circuit dans une amplification du courant induit. La dernière partie de ce travail décrit des méthodes de conception de dispositifs MOS capables de contrôler un circuit lorsqu'ils sont actives par un faisceau. Ces méthodes sont basées sur l'assemblage de divers éléments tels que des charges ou des amplificateurs. Ces éléments sont étudiés séparément et leurs règles d'assemblage assurent la compatibilité des niveaux électriques pour une technologie donnée. Leurs essais sont rapportes en fin de travail
|
4 |
Caractérisation de détecteurs à plaques résistives de verres de basse résistivité en vue de la mise à niveau de CMS / Characterisation of low resistivity glass resistive plate chambers for the CMS upgradeLagarde, François 20 October 2017 (has links)
La mise à niveau du détecteur CMS (Upgrade Phase-2) en 2024 prévoit l'installation de nouveaux détecteurs à plaques résistives (RPC) dans les 2 secteurs les plus externes et les plus vers l’avant (RE3/1 et RE4/1) des bouchons. Des RPC en verre de basse résistivité (GRPC) ont été proposées afin d'instrumenter ces secteurs où le flux de particules sera de l’ordre du kHz/cm², valeurs pour lesquelles les RPC actuelles de CMS ne sont pas efficaces. Cette thèse porte sur l'étude et la caractérisation de ces GRPC, de leur électronique de lecture associée et de leur résistance aux irradiations. Deux méthodes de production de chambres de taille moitié des chambres finales à partir de pavages de verres de taille maximale 32*30cm² ont été élaborées et testées. Un nouveau circuit électronique (PCB) à bandes de détection non segmentées en êta et lues par des puces dédiées (PETIROC2A) est également présenté. Il permet grâce à des chronomètres numériques (TDC) de 25 picosecondes de résolution, une précision de l'ordre du centimètre sur la mesure de la position du passage des particules le long des bandes. Cette thèse décrit ces nouveaux dispositifs et présente les résultats obtenus avec ceux-ci lors de tests en faisceaux auprès des accélérateurs PS et SPS du CERN ainsi qu'au Gamma Irradiation Facility (GIF++). Cette étude montre que le verre de basse résistivité, bien que supportant les flux de particules, n'est pas la meilleure solution pour l'environnement de CMS car il nécessite un mélange gazeux différent pour fonctionner. Cependant, la nouvelle électronique a prouvé son adéquation à cet environnement et est maintenant considérée comme l'option privilégiée pour la mise à niveau de CMS / The installation of new resistive plate chamber detectors (RPCs) in the 2 most remote sectors (RE3 / 1 and RE4 / 1) of the CMS End-Caps is planned during the Phase-2 CMS upgrade in 2024. Glass Resistive Plate Chambers (GRPC) with low resistivity glass as electrodes have been proposed to equip these sectors. These detectors should sustain these zones' particle rate. The aim of this Thesis is to study and characterise these detectors, their associated readout electronics and their behaviour under radiations.Two ways of building half size chambers by tesselation of glass plates with maximal size 32*30cm² have been developped. A new PCB with strips readout read by dedicated ASICs (PETIROC2A) without eta segmentation is also described. It allows, thanks to a 25 ns time-resolution TDC to estimate the particle crossing position on the strip with a resolution of the order of cm. This manuscript describes all these devices and discusses the devices' performance measured in beam tests done at the CERN PS and SPS accelerator and at the Gamma Irradiation Facility (GIF++). This study shows that the low resistivity glass, though able to sustain the particule rate, is not the best option for the CMS upgrade. On the contrary, the tested electronic has been proven to fit the CMS upgrade requirements and is now considered as the baseline of the CMS End-Caps RPC upgrade project
|
Page generated in 0.0585 seconds