Return to search

Layout-generator för sifferseriell tvåportsadaptor / Layout generator for digit serial two-port adaptor

<p>Vid sifferseriell aritmetik används ett antal parallella bitar för varje siffra. För att jämföra prestanda och effektförbrukning i förhållande till antalet bitar behövde Institutionen för systemteknik (ISY) en layout-generator för att enkelt kunna generera layout för en sifferseriell tvåportsadaptor. Layouten skulle göras i 0.18 mikrometer process. Antalet inkommande databitar och antalet koefficientbitar skulle vara variabelt. Stor vikt lades vid planeringen av layouten för att genereringen av adaptorn skulle fungera smidigt oberoende av de variabla parametrarna. Kod skrevs för att koppla samman layout-instanserna och för att förenkla adaptorn. </p> / <p>Digit serial arithmetics uses a number of parallel bits in each digit. To compare performance and power consumption relative the number of bits, the Department of Electric Engineering (ISY) needed a layout generator to generate layout for a digit serial two-port adaptor. The layout should be done in 0.18 micrometer process. The number of bits of the incoming data and the number of bits of the coefficient should be variable. Great concern was put in the planning of the layout to make the generation of the adaptor work well independent of the parameters. Code was written to connect the layout instances and to simplify the adaptor.</p>

Identiferoai:union.ndltd.org:UPSALLA/oai:DiVA.org:liu-1488
Date January 2002
CreatorsAlmquist, Tobias
PublisherLinköping University, Department of Electrical Engineering, Institutionen för systemteknik
Source SetsDiVA Archive at Upsalla University
LanguageSwedish
Detected LanguageSwedish
TypeStudent thesis, text
RelationLiTH-ISY-Ex-ET, ; 0242

Page generated in 0.1264 seconds