Return to search

Implementação de uma solução modular e portável das funções de controle do nível 2 do sistema de sinalização por canal comum número 7 utilizando dispositivos de lógica programável

Submitted by Divisão de Documentação/BC Biblioteca Central (ddbc@ufam.edu.br) on 2016-12-13T15:34:18Z
No. of bitstreams: 1
Dissertação - Mitsuyoshi N. Carvalho.pdf: 2218487 bytes, checksum: dee728ee846d66a58515c2e64c63ff4f (MD5) / Approved for entry into archive by Divisão de Documentação/BC Biblioteca Central (ddbc@ufam.edu.br) on 2016-12-13T15:35:18Z (GMT) No. of bitstreams: 1
Dissertação - Mitsuyoshi N. Carvalho.pdf: 2218487 bytes, checksum: dee728ee846d66a58515c2e64c63ff4f (MD5) / Approved for entry into archive by Divisão de Documentação/BC Biblioteca Central (ddbc@ufam.edu.br) on 2016-12-13T15:35:51Z (GMT) No. of bitstreams: 1
Dissertação - Mitsuyoshi N. Carvalho.pdf: 2218487 bytes, checksum: dee728ee846d66a58515c2e64c63ff4f (MD5) / Made available in DSpace on 2016-12-13T15:35:51Z (GMT). No. of bitstreams: 1
Dissertação - Mitsuyoshi N. Carvalho.pdf: 2218487 bytes, checksum: dee728ee846d66a58515c2e64c63ff4f (MD5)
Previous issue date: 2013-02-28 / FINEP - Financiadora de Estudos e Projetos / The Common Channel Signaling System No. 7 (SS7) is one of the most important
signaling systems used in today’s telecommunication networks and continues to be used
on new architectures of fixed and mobile telephony. This dissertation presents an
implementation for the control functions of the Signaling System Number 7 level
2 (referred in this work as MTP2-H) using the VHDL as the hardware description
language. The specification of the control functions for the SS7 level 2 is made by using
SDL diagrams described in Recommendation Q.703 of ITU-T. To accomplish the
implementation, a methodology was developed for conversion of systems described in
SDL to VHDL, consisting of a set of rules and a standard VHDL model that were
applied on those SDL diagrams. The implementation was performed in order to
provide the modularity and portability characteristics to the generated code. This way,
the developed module can be replicated as many times as necessary in a programmable
logic component (respecting the limitations of the component) and can also be
synthesized in components from different manufacturers. The validation of
implementation was done by means of functional tests using the Modelsim simulation
tool. The developed code was compiled in development tools from different
manufacturers to validate the portability feature and to estimate the amount
of resources required in programmable logic components. / O Sistema de Sinalização por Canal Comum número 7 (SS7) é um dos mais importantes
sistemas de sinalização utilizado em redes atuais de telecomunicações e continua a ser
usado em novas arquiteturas tanto de telefonia fixa como móvel. O presente trabalho de
dissertação apresenta a implementação das funções de controle do nível 2 do Sistema de
Sinalização número 7 (denominado nesse trabalho como MTP2-H) utilizando a
linguagem de descrição de hardware VHDL. A especificação das funções de controle
do nível 2 do SS7 é feita através de diagramas em linguagem SDL na recomendação
Q.703 do ITU-T. Para realizar a implementação, foi desenvolvida uma metodologia
para conversão de sistemas descritos em SDL para VHDL, composta por um conjunto
de regras e um modelo padrão em VHDL que foram aplicados nos referidos diagramas
SDL. A implementação foi realizada de forma a proporcionar características de
modularidade e portabilidade ao código gerado. Com isso, o módulo desenvolvido
poderá ser replicado o número de vezes em que for necessário em um componente de
lógica programável (respeitando as limitações do componente) e também poderá ser
sintetizado em componentes de diferentes fabricantes. A validação da implementação
foi feita por meio de testes funcionais utilizando a ferramenta de simulação Modelsim.
O código desenvolvido foi compilado em ferramentas de desenvolvimento de diferentes
fabricantes para validar a característica de portabilidade e para estimar a quantidade de
recursos necessários nos componentes de lógica programáveis.

Identiferoai:union.ndltd.org:IBICT/oai:http://localhost:tede/5368
Date28 February 2013
CreatorsCarvalho, Mitsuyoshi Nishi de
ContributorsCosta, Marly Guimarães Fernandes
PublisherUniversidade Federal do Amazonas, Programa de Pós-graduação em Engenharia Elétrica, UFAM, Brasil, Faculdade de Tecnologia
Source SetsIBICT Brazilian ETDs
LanguagePortuguese
Detected LanguagePortuguese
Typeinfo:eu-repo/semantics/publishedVersion, info:eu-repo/semantics/masterThesis
Formatapplication/pdf
Sourcereponame:Biblioteca Digital de Teses e Dissertações da UFAM, instname:Universidade Federal do Amazonas, instacron:UFAM
Rightsinfo:eu-repo/semantics/openAccess
Relation-161377036298529205, 600, 500, -5930111888266832212

Page generated in 0.0021 seconds