Return to search

Arquitetura hardware/software de um n?cleo NCAP segundo o padr?o IEEE 1451.1: uma prova de conceito

Made available in DSpace on 2015-03-03T15:47:46Z (GMT). No. of bitstreams: 1
JoseAGS_DISSERT.pdf: 2330310 bytes, checksum: 85a4a01483a651e7ffb81f908e9c087a (MD5)
Previous issue date: 2010-08-06 / Os sensores inteligentes s?o dispositivos que se diferenciam dos sensores comuns por
apresentar capacidade de processamento sobre os dados monitorados. Eles tipicamente s?o
compostos por uma fonte de alimenta??o, transdutores (sensores e atuadores), mem?ria,
processador e transceptor. De acordo com o padr?o IEEE 1451 um sensor inteligente
pode ser dividido em m?dulos TIM e NCAP que devem se comunicar atrav?s de uma
interface padronizada chamada TII. O m?dulo NCAP ? a parte do sensor inteligente
que comporta o processador. Portanto, ele ? o respons?vel por atribuir a caracter?stica
de intelig?ncia ao sensor. Existem v?rias abordagens que podem ser utilizadas para o
desenvolvimento desse m?dulo, dentre elas se destacam aquelas que utilizam microcontroladores
de baixo custo e/ou FPGA. Este trabalho aborda o desenvolvimento de uma
arquitetura hardware/software para um m?dulo NCAP segundo o padr?o IEEE 1451.1. A
infra-estrutura de hardware ? composta por um driver de interface RS-232, uma mem?ria
RAM de 512kB, uma interface TII, o processador embarcado NIOS II e um simulador
do m?dulo TIM. Para integra??o dos componentes de hardware ? utilizada ferramenta
de integra??o autom?tica SOPC Builder. A infra-estrutura de software ? composta pelo
padr?o IEEE 1451.1 e pela aplica??o espec? ca do NCAP que simula o monitoramento
de press?o e temperatura em po?os de petr?leo com o objetivo de detectar vazamento.
O m?dulo proposto ? embarcado em uma FPGA e para a sua prototipa??o ? usada a
placa DE2 da Altera que cont?m a FPGA Cyclone II EP2C35F672C6. O processador
embarcado NIOS II ? utilizado para dar suporte ? infra-estrutura de software do NCAP
que ? desenvolvido na linguagem C e se baseia no padr?o IEEE 1451.1. A descri??o do
comportamento da infra-estrutura de hardware ? feita utilizando a linguagem VHDL

Identiferoai:union.ndltd.org:IBICT/oai:repositorio.ufrn.br:123456789/18681
Date06 August 2010
CreatorsSantos, Jos? de Anchieta Gomes dos
ContributorsCPF:43728090425, http://buscatextual.cnpq.br/buscatextual/visualizacv.do?id=K4780113E2, Kreutz, M?rcio Eduardo, CPF:58434296049, http://lattes.cnpq.br/6374279398246756, Ramos, Karla Darlene Nepomuceno, CPF:27522288304, http://lattes.cnpq.br/2751239628595747, Ribeiro, Cl?udia Maria Fernandes Ara?jo, CPF:24213519368, http://lattes.cnpq.br/4724141474353962, Silva, Ivan Saraiva
PublisherUniversidade Federal do Rio Grande do Norte, Programa de P?s-Gradua??o em Sistemas e Computa??o, UFRN, BR, Ci?ncia da Computa??o
Source SetsIBICT Brazilian ETDs
LanguagePortuguese
Detected LanguagePortuguese
Typeinfo:eu-repo/semantics/publishedVersion, info:eu-repo/semantics/masterThesis
Formatapplication/pdf
Sourcereponame:Repositório Institucional da UFRN, instname:Universidade Federal do Rio Grande do Norte, instacron:UFRN
Rightsinfo:eu-repo/semantics/openAccess

Page generated in 0.002 seconds