Return to search

Conception et validation d'une « puce patch-clamp » en silicium pour paralléliser et automatiser les mesures électriques sur cellules individualisées.

Le patch-clamp planaire, technique utilisant des microtrous structurés sur un substrat plan, permet d'envisager la parallélisation des mesures de courants ioniques sur cellules individualisées, répondant ainsi à une demande des industries pharmaceutiques. Dans un premier temps, nous avons élaboré un démonstrateur de laboratoire permettant de tester des puces en silicium et démontrer leur potentiel pour l'enregistrement des courants ioniques. Nous avons ensuite procédé à l'amélioration de la sensibilité et des performances de la puce en optimisant l'interaction de la cellule avec les paramètres géométriques et physico-chimiques de la puce et en réduisant la capacité de la puce. Cette démarche a permis de concevoir une puce offrant 80 % de scellements exploitables et les validations électrophysiologiques présentées témoignent de la robustesse, de la fiabilité et de la sensibilité du système.

Identiferoai:union.ndltd.org:CCSD/oai:tel.archives-ouvertes.fr:tel-00174805
Date22 November 2006
CreatorsSordel, Thomas
Source SetsCCSD theses-EN-ligne, France
LanguageFrench
Detected LanguageFrench
TypePhD thesis

Page generated in 0.0018 seconds