Return to search

Projeto e implementação da unidade de interface de rede de um sistema de barramento automotivo

Orientador: Carlos Alberto dos Reis Filho / Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica e de Computação / Made available in DSpace on 2018-07-24T11:31:26Z (GMT). No. of bitstreams: 1
PolarSeminario_JorgeArturoMartin_M.pdf: 16230358 bytes, checksum: 19a064c9a9babbcedba062d8708fec23 (MD5)
Previous issue date: 1998 / Resumo: Este trabalho descreve o projeto, a implementação e a análise dos resultados obtidos de um dos circuitos que perfazem a Unidade Remota da rede automotiva chamada BAM2 (Barramento Automotivo Magneti-Marelli). O circuito de que trata este trabalho executa as funções de interface da Unidade Remota com o meio físico que constitui a rede, sendo então chamada de Unidade de Interface de Rede (UIR). O projeto culminou com o desenvolvimento de um circuito integrado de aplicação específica (AS/C), cujo protótipo foi implementado em tecnologia CMOS-0.8um, ocupa 8.7mm2, contendo 7500 gates equivalentes, dos quais cerca de 30% corresponde à UIR. Para melhor explicar o funcionamento de um circuito que não se constitui numa unidade isolada e autônoma, mas que é parte de um sistema maior, o texto contém no início uma descrição da rede automotiva desenvolvida, que é o sistema hierarquicamente superior, depois focaliza a Unidade Remota, que contém a UIR e finalmente descreve em detalhes a UIR. O projeto da rede automotiva, que resultou no desenvolvimento de uma unidade central controladora, utilizando um microcontrolador comercial; de um AS/C, cujo protótipo foi fabricado pela AMS (Austria Mickro Systeme) através do Projeto Multi-Usuário financiado pela FAPESP e de um transistor de potência MOS que aciona cargas de até 2.5A, foi executado num período de dois anos, tendo a participação de doze pesquisadores. Este projeto constituiu uma das atividades do projeto de cooperação técnica entre a FEEC-UNICAMP e a empresa Magneti-Marelli do Brasil Divisão Eletrônica / Abstract: A circuit to perform the role of serial interface in an integrated system, which interprets a one-wire network protocol, is described in this paper. The circuit was implemented in a 40K gates FPGA and fully tested. A description of the functions performed by the circuit, the design approach and experimental results are presented. / Mestrado / Mestre em Engenharia Elétrica

Identiferoai:union.ndltd.org:IBICT/oai:repositorio.unicamp.br:REPOSIP/262039
Date04 December 1998
CreatorsPolar Seminario, Jorge Arturo Martin
ContributorsUNIVERSIDADE ESTADUAL DE CAMPINAS, Reis Filho, Carlos Alberto dos, 1950-, Filho, Carlos Alberto dos Reis
Publisher[s.n.], Universidade Estadual de Campinas. Faculdade de Engenharia Elétrica e de Computação, Programa de Pós-Graduação em Engenharia Elétrica
Source SetsIBICT Brazilian ETDs
LanguagePortuguese
Detected LanguagePortuguese
Typeinfo:eu-repo/semantics/publishedVersion, info:eu-repo/semantics/masterThesis
Format198p. : il., application/pdf
Sourcereponame:Repositório Institucional da Unicamp, instname:Universidade Estadual de Campinas, instacron:UNICAMP
Rightsinfo:eu-repo/semantics/openAccess

Page generated in 0.0085 seconds