Return to search

Utvikling av et FPGA-basert system for emulering av CMOS digitalkamera med programmerbart signal-støy-forhold / The Development of an FPGA-based System for Emulation of the Output from an ADC in a CMOS Image Sensor

Denne oppgaven er stilt av Aptina Norway AS og tar for seg utviklingen av et FPGA-basert system for emulering av output fra en A/D-omformer i en CMOS-bildesensor.Dette systemet er ment a benyttes til verisering av RTL-design til CMOS-bildesensorprodukter. Emulatoren bruker en tilnrming til normalfordelingen for aemulere foton-, rad- og kolonnesty, og kan kjre pa frekvenser opp til 124:81 MHz.Dette gjr at emulatoren kan behandle 60 bilder i sekundet med full HD-opplsning. Systemet lar brukeren bestemme opplsning, stytyper og eventueltstandardavvikene til rad- og kolonnestyen ved oppstart. Hastigheten bestemmes avfrekvensen pa klokken som patrykkes. Simuleringene og testene som er utfrt viserat emulatoren gir et resultat som er visuelt likt reell foton-, rad- og kolonnesty,men styfordelingene er noe kunstige og kan forarsake uventede artifakter i bildene.

Identiferoai:union.ndltd.org:UPSALLA1/oai:DiVA.org:ntnu-11459
Date January 2010
CreatorsNilssen, Rune Bergh
PublisherNorges teknisk-naturvitenskapelige universitet, Institutt for elektronikk og telekommunikasjon, Institutt for elektronikk og telekommunikasjon
Source SetsDiVA Archive at Upsalla University
LanguageNorwegian
Detected LanguageNorwegian
TypeStudent thesis, info:eu-repo/semantics/bachelorThesis, text
Formatapplication/pdf
Rightsinfo:eu-repo/semantics/openAccess

Page generated in 0.0018 seconds