• Refine Query
  • Source
  • Publication year
  • to
  • Language
  • 6
  • Tagged with
  • 6
  • 6
  • 4
  • 4
  • 4
  • 4
  • 4
  • 3
  • 3
  • 3
  • 3
  • 2
  • 2
  • 2
  • 2
  • About
  • The Global ETD Search service is a free service for researchers to find electronic theses and dissertations. This service is provided by the Networked Digital Library of Theses and Dissertations.
    Our metadata is collected from universities around the world. If you manage a university/consortium/country archive and want to be added, details can be found on the NDLTD website.
1

Conversor DSB-SSB a capacitores chaveados por transformador de Hilbert em tecnologia CMOS de 180nm

Lacerda, Fábio de, Instituto de Engenharia Nuclear 03 1900 (has links)
Submitted by Almir Azevedo (barbio1313@gmail.com) on 2017-08-07T17:26:37Z No. of bitstreams: 1 FABIO DE LACERDA D.pdf: 4651972 bytes, checksum: 40eb0d71a79f39e524da9bb7fc917c63 (MD5) / Made available in DSpace on 2017-08-07T17:26:37Z (GMT). No. of bitstreams: 1 FABIO DE LACERDA D.pdf: 4651972 bytes, checksum: 40eb0d71a79f39e524da9bb7fc917c63 (MD5) Previous issue date: 2017-03 / Este trabalho trata da realização de um circuito integrado analógico para a conversão de sinais com modulação em amplitude de banda dupla (Double Sideband ou DSB) para modulação de banda simples (Single Sideband ou SSB). Implementado por circuitos de tempo discreto a capacitores chaveados, utiliza-se de um filtro com resposta infinita ao impulso (Infinite Input Response ou IIR) para compor um transformador de Hilbert como alternativa a implementações digitais, que se aproveitam da grande capacidade de processamento paralelo dos circuitos digitais para a obtenção do transformador de Hilbert por meio de filtros com resposta finita ao impulso (Finite Impulse Response ou FIR) de ordem elevada. Fabricado em tecnologia CMOS de 180 nm com capacitores do tipo metal-metal (MiM), a adoção de filtros estruturalmente passa-tudo reduz significativamente a sensibilidade do conversor ao descasamento de capacitores. Para alimentação de 1,8 V e sinais diferenciais de até 1 V, resultados experimentais mostram que o conversor atinge taxa de rejeição de imagem (Image Rejection Ratio ou IRR) maior que 39,5 dB para modulação Lower Sideband (LSB) e 38,0 dB para modulação Upper Sideband (USB) para sinais de entrada na faixa de 25% a 75% da frequência da portadora, valores estes superiores a propostas analógicas anteriores e comparáveis a propostas digitais do estado da arte em circuitos integrados. Com área de silício de 1,09 mm2, o conversor consome apenas 17,7 mW para frequência de amostragem de 1 MHz enquanto sua IRR apresentou desvio padrão de apenas 0,5 dB dentre 20 amostras avaliadas. / The realization of an analog integrated circuit for conversion of Double-Sideband (DSB) amplitude-modulated signals into Single-Sideband (SSB) is presented. Implemented by discrete-time switched-capacitor circuits, it adopts an Infinite Impulse Response (IIR) filter to realize a Hilbert transformer as alternative to digital implementations which take advantage of high processing capacity from parallel digital circuits to obtain the Hilbert transformer by means of high-order Finite Impulse Response (FIR) filters. Fabricated in a 180 nm CMOS technology with metal-metal (MiM) capacitors, the use of structurally all-pass filters greatly reduces the converter’s sensitivity to capacitor mismatch. For 1.8 V power supply and 1 V differential input/output signals, experimental results show the converter achieves Image Rejection Ratio (IRR) greater than 39.5 dB for Lower-Sideband (LSB) modulation and 38.0 dB for Upper-Sideband (USB) modulation for input signals ranging from 25% to 75% of the carrier frequency. These figures are higher than previous analog circuit proposals and comparable to digital implementations of state-of-the-art integrated circuits. Its silicon area is 1.09 mm2 and the converter consumes only 17.7 mW for 1 MHz sampling frequency while its IRR presents standard deviation of only 0.5 dB among 20 chip samples.
2

Conversor DSB-SSB a capacitores chaveados por Transformador de Hilbert em tecnologia CMOS de 180 nm/

Lacerda, Fábio de, Instituto de Engenharia Nuclear 03 1900 (has links)
Submitted by Marcele Costal de Castro (costalcastro@gmail.com) on 2017-09-11T18:04:32Z No. of bitstreams: 1 FABIO DE LACERDA D.pdf: 4651972 bytes, checksum: 40eb0d71a79f39e524da9bb7fc917c63 (MD5) / Made available in DSpace on 2017-09-11T18:04:32Z (GMT). No. of bitstreams: 1 FABIO DE LACERDA D.pdf: 4651972 bytes, checksum: 40eb0d71a79f39e524da9bb7fc917c63 (MD5) Previous issue date: 2017-03 / Este trabalho trata da realização de um circuito integrado analógico para a conversão de sinais com modulação em amplitude de banda dupla (Double Sideband ou DSB) para modulação de banda simples (Single Sideband ou SSB). Implementado por circuitos de tempo discreto a capacitores chaveados, utiliza-se de um filtro com resposta infinita ao impulso (Infinite Input Response ou IIR) para compor um transformador de Hilbert como alternativa a implementações digitais, que se aproveitam da grande capacidade de processamento paralelo dos circuitos digitais para a obtenção do transformador de Hilbert por meio de filtros com resposta finita ao impulso (Finite Impulse Response ou FIR) de ordem elevada. Fabricado em tecnologia CMOS de 180 nm com capacitores do tipo metal-metal (MiM), a adoção de filtros estruturalmente passa-tudo reduz significativamente a sensibilidade do conversor ao descasamento de capacitores. Para alimentação de 1,8 V e sinais diferenciais de até 1 V, resultados experimentais mostram que o conversor atinge taxa de rejeição de imagem (Image Rejection Ratio ou IRR) maior que 39,5 dB para modulação Lower Sideband (LSB) e 38,0 dB para modulação Upper Sideband (USB) para sinais de entrada na faixa de 25% a 75% da frequência da portadora, valores estes superiores a propostas analógicas anteriores e comparáveis a propostas digitais do estado da arte em circuitos integrados. Com área de silício de 1,09 mm2, o conversor consome apenas 17,7 mW para frequência de amostragem de 1 MHz enquanto sua IRR apresentou desvio padrão de apenas 0,5 dB dentre 20 amostras avaliadas. / The realization of an analog integrated circuit for conversion of Double-Sideband (DSB) amplitude-modulated signals into Single-Sideband (SSB) is presented. Implemented by discrete-time switched-capacitor circuits, it adopts an Infinite Impulse Response (IIR) filter to realize a Hilbert transformer as alternative to digital implementations which take advantage of high processing capacity from parallel digital circuits to obtain the Hilbert transformer by means of high-order Finite Impulse Response (FIR) filters. Fabricated in a 180 nm CMOS technology with metal-metal (MiM) capacitors, the use of structurally all-pass filters greatly reduces the converter’s sensitivity to capacitor mismatch. For 1.8 V power supply and 1 V differential input/output signals, experimental results show the converter achieves Image Rejection Ratio (IRR) greater than 39.5 dB for Lower-Sideband (LSB) modulation and 38.0 dB for Upper-Sideband (USB) modulation for input signals ranging from 25% to 75% of the carrier frequency. These figures are higher than previous analog circuit proposals and comparable to digital implementations of state-of-the-art integrated circuits. Its silicon area is 1.09 mm2 and the converter consumes only 17.7 mW for 1 MHz sampling frequency while its IRR presents standard deviation of only 0.5 dB among 20 chip samples.
3

Amplificador integrador com ganho program?vel por largura de pulso

Deus, Michel Santana de 30 January 2015 (has links)
Submitted by Automa??o e Estat?stica (sst@bczm.ufrn.br) on 2016-02-05T22:10:33Z No. of bitstreams: 1 MichelSantanaDeDeus_DISSERT.pdf: 4922399 bytes, checksum: fc28d4e3f5194f84ffba8f230bf99cae (MD5) / Approved for entry into archive by Arlan Eloi Leite Silva (eloihistoriador@yahoo.com.br) on 2016-02-15T23:30:17Z (GMT) No. of bitstreams: 1 MichelSantanaDeDeus_DISSERT.pdf: 4922399 bytes, checksum: fc28d4e3f5194f84ffba8f230bf99cae (MD5) / Made available in DSpace on 2016-02-15T23:30:17Z (GMT). No. of bitstreams: 1 MichelSantanaDeDeus_DISSERT.pdf: 4922399 bytes, checksum: fc28d4e3f5194f84ffba8f230bf99cae (MD5) Previous issue date: 2015-01-30 / Conselho Nacional de Desenvolvimento Cient?fico e Tecnol?gico - CNPq / Este trabalho trata da pesquisa e desenvolvimento de um amplificador integrador com ganho program?vel por largura de pulso. S?o propostas duas arquiteturas de amplificadores program?veis por pulsos, sendo uma baseada em componentes discretos e outra baseada em capacitores chaveados. A partir de requisitos de opera??o definidos para o estudo, s?o definidos par?metros e realizadas simula??es para a valida??o das arquiteturas. Posteriormente, o software e o circuito s?o desenvolvidos e testados. ? realizada a avalia??o dos circuitos referentes ?s duas arquiteturas propostas, e a partir disso, ? selecionada uma arquitetura para que seja aperfei?oada e permita o desenvolvimento de um circuito integrado em um trabalho futuro. / This work deals with the research and development of a Pulse Width Programmable Gain Integrating Amplifier. Two Pulse Width Programmable Gain Amplifier architectures are proposed, one based on discrete components and another based on switched capacitors. From the operating requirements defined for the study, parameters are defined and simulations are carried out to validate the architecture. Subsequently, the circuit and the software are developed and tested. It is performed the evaluation of the circuits regarding the two proposed architectures, and from that, an architecture is selected to be improved, aiming the development of an integrated circuit in a future work.
4

DESENVOLVIMENTO DE UM CONVERSOR A/D INTEGRADOR COM FAIXA DE ENTRADA E RESOLUÇÃO PROGRAMÁVEL A CAPACITOR CHAVEADO / DEVELOPMENT OF AN A / D CONVERTER INTEGRATOR WITH TRACK OF ENTRY AND PROGRAMMABLE RESOLUTION TO SWITCHED CAPACITOR

Bezerra, Thiago Brito 13 April 2012 (has links)
Made available in DSpace on 2016-08-17T14:53:20Z (GMT). No. of bitstreams: 1 Tiago Brito Bezerra.pdf: 3848907 bytes, checksum: 09c5f40ad1ac5ce43a253e0335d491da (MD5) Previous issue date: 2012-04-13 / Coordenação de Aperfeiçoamento de Pessoal de Nível Superior / Programmable integrated circuits enable its adjustment after fabrication to fit more than one application within a certain set of applications. A programmable measurement system can be applied to the measurement of different quantities involving a set of sensors with different signal characteristics and employing a single analog-to-digital converter (ADC). The output signal range for each sensor should be adjusted to be as close to the input range of the ADC as possible, to ensure maximum measurement quality. One solution to implement the adjustment on the signal range is the use of a measurement system with programmable conditioning circuit. In this work, it is proposed to design an ADC integrated circuit whose input range is adjusted to the signal level at the output of the sensor in order to avoid amplification stages in a signal conditioning circuit. For this adjustment, the input of the converter should be programmable, making it more compatible with various sensors with different characteristics. The developed ADC also allows the configuration of the converter resolution, enabling the designer to exploit trade-offs between resolution and conversion speed for a given application. The ADC is a switched capacitor integrating converter and it was designed for the AMS 0.35 μm CMOS process. / Circuitos integrados programáveis possibilitam o seu ajuste após a fabricação, para se adequarem a mais de uma aplicação dentro de um conjunto determinado de aplicações. Um sistema de medição programável pode ser aplicado em medições que envolvam um conjunto de sensores com características diferentes de sinais e um conversor analógico-digital. A faixa de sinal em cada sensor deve ser ajustada o mais próximo da faixa de entrada do conversor analógico-digital, para garantir a medição com a faixa completa do sinal. Uma solução para realizar o ajuste da faixa do sinal é o uso de um sistema de medição com circuito de condicionamento programável. Neste trabalho de dissertação, propõe-se o projeto de um conversor analógico-digital em circuito integrado em que a faixa de entrada pode ser ajustada ao nível de sinal na saída do sensor, com a finalidade de evitar estágios de amplificação do sinal em um circuito de condicionamento. Para tal ajuste, a entrada do conversor deverá ser programável, o que o torna mais compatível com diversos sensores com características diferentes. O circuito proposto também possibilita a definição da resolução do conversor o que permite a escolha de compromisso entre resolução e velocidade de conversão, dependendo da aplicação. O conversor A/D é do tipo integrador a capacitores chaveados e foi projetado, em nível de transistor e leiaute, para o processo AMS 0,35 m CMOS.
5

Modelagem e acionamento de diodos orgânicos emissores de luz (OLEDs) para sistemas de iluminação / Modeling and driving of organic light-emitting diodes (OLEDs) for lighting systems

Bender, Vitor Cristiano 26 August 2015 (has links)
Coordenação de Aperfeiçoamento de Pessoal de Nível Superior / This thesis presents the study and characterization of organic light-emitting diodes (OLEDs) with the proposal of obtaining an equivalent model that is useful in the OLED driver design and in lighting systems projects. Initially, a literature review covering the operating principle and the constructive aspects of OLEDs is presented. From this, a model that integrates scale, photometrical, electrical and thermal aspects is proposed. This model is static and dynamic and is called EFET. A procedure for parameter identification of the model is proposed, jointly with an analysis of the intrinsic capacitance effect on the OLED electrical, thermal and photometrical performance. The proposed model is able to predict and simulate the OLED based lighting systems before building, saving time and cost. The model is validated using different OLED samples and conclusions are derived from the experimental validation and simulation results. An approach considering the dimming methods of OLEDs is presented, showing the chromatic impact caused by each method. Finally, an OLED driver based on the concept of switched capacitor converters is proposed. The thesis results are satisfactory and provide an enhancement to the state of the art in modeling and OLED driving. / A presente tese de doutorado apresenta o estudo e a caracterização de diodos orgânicos emissores de luz (OLEDs) com a proposta de um modelo equivalente que é útil no desenvolvimento de circuitos de acionamento e na análise de OLEDs, quando aplicados em sistemas de iluminação. Inicialmente, é apresentada uma revisão bibliográfica contemplando o princípio de funcionamento e os aspectos construtivos dos OLEDs. A partir disto, um modelo que integra os aspectos de escala, fotométricos, elétricos e térmicos é proposto. Esse modelo é denominado EFET e é dividido em estático e dinâmico. Uma proposta de procedimento para identificação dos parâmetros do modelo é apresentada, juntamente com a análise do efeito da capacitância intrínseca dos OLEDs no seu desempenho elétrico, térmico e fotométrico. Com o modelo proposto pode-se predizer e simular o comportamento dos OLEDs antes de construir o sistema de iluminação, reduzindo custos e tempo de desenvolvimento. O modelo é validado empregando diferentes amostras de OLEDs. Conclusões são obtidas a partir da validação experimental e de simulações empregando simuladores elétricos e da fluidodinâmica computacional através do método de elementos finitos. Uma abordagem considerando os métodos de ajuste da intensidade luminosa de OLEDs é apresentada, evidenciando o impacto cromático provocado por cada método. Por fim, um circuito de acionamento para OLEDs baseado no conceito de capacitores chaveados é proposto. Os resultados obtidos são satisfatórios e proporcionam um incremento ao estado da arte da modelagem e acionamento de OLEDs.
6

Circuito de Condicionamento de Sinais Analógicos Programável para Sistemas Integrados / Circuit of Conditioning of Analogical Signals Programmable for Integrated Systems

Belfort, Diomadson Rodrigues 05 September 2007 (has links)
Made available in DSpace on 2016-08-17T14:53:07Z (GMT). No. of bitstreams: 1 Diomadson Belfort.pdf: 1540332 bytes, checksum: 3100ff3681a43294daea6ee8313b879e (MD5) Previous issue date: 2007-09-05 / In digital measurement systems, signal conditioning circuits have the main functionality of adjusting analog signals for digital conversion. For maximizing the application of a measurement circuit or system, yet considering its integration in a single chip, these circuits must be programmable, in order to serve to different kinds of sensors with diverse output signal characteristics. The main functions of the signal conditioning circuit, in this case, are the amplification and dc level shift of the analog signal. In this master s thesis, an architecture of a signal conditioning integrated circuit with programmable gain and dc level shift, optimized in number of discrete components, using the switched capacitor technique is proposed. The proposed architecture allows the circuit use in differential and single-ended modes, with unipolar and bipolar signals. The design of an integrated circuit is carried out for implementing the proposed architecture using 0.35 mm TSMC CMOS technology, available in the ASIC design kit (ADK) of the Mentor Graphics, IC Nanometer software package. / Em sistemas digitais de medição, circuitos de condicionamento de sinais têm como principal finalidade o ajuste dos sinais analógicos para realização da conversão digital. Para maximização da aplicação de um circuito ou sistema de medição, considerando ainda sua integração em uma única pastilha, esses circuitos têm que ser programáveis, de forma a atender a diversos tipos de sensores com características de sinais de saída diversas. As principais funções do circuito de condicionamento, neste caso, são a amplificação e o ajuste de nível cc do sinal analógico. Nesta dissertação, propõe-se uma arquitetura de um circuito de condicionamento integrado com ajuste de nível cc e ganho programáveis, otimizada em número de componentes discretos, usando a técnica de capacitores chaveados. A arquitetura proposta permite a utilização do circuito nos modos diferencial e de terminação única, unipolar ou bipolar. Um projeto de um circuito integrado é realizado implementando a arquitetura proposta em tecnologia CMOS 0,35 mm TSMC, disponível no ASIC design kit (ADK) do pacote de programas da Mentor Graphics, IC Nanometer.

Page generated in 0.0791 seconds